Bài Tập Thiết Kế Mạch - TaiLieu.VN

OPTADS360 intTypePromotion=1 zunia.vn Tuyển sinh 2024 dành cho Gen-Z zunia.vn zunia.vn tailieu.vn NÂNG CẤP Đăng Nhập | Đăng Ký Chủ đề »
  • Điện tử cơ bản
  • Máy biến áp
  • Điện tử điện lạnh
  • Linh kiện điện tử
  • Mạch điện tử
  • HOT
    • FORM.07: Bộ 125+ Biểu Mẫu Báo Cáo...
    • FORM.08: Bộ 130+ Biểu Mẫu Thống Kê...
    • LV.11: Bộ Luận Văn Tốt Nghiệp Chuyên...
    • TL.01: Bộ Tiểu Luận Triết Học
    • CEO.24: Bộ 240+ Tài Liệu Quản Trị Rủi...
    • LV.26: Bộ 320 Luận Văn Thạc Sĩ Y...
    • FORM.04: Bộ 240+ Biểu Mẫu Chứng Từ Kế...
    • CEO.27: Bộ Tài Liệu Dành Cho StartUp...
    • CEO.29: Bộ Tài Liệu Hệ Thống Quản Trị...
    CMO.03: Bộ Tài Liệu Hệ Thống Quản Trị Marketing...
TUYỂN SINH YOMEDIA ADSENSE Trang Chủ » Kỹ Thuật - Công Nghệ » Điện - Điện tử Bài tập thiết kế mạch

Chia sẻ: Lam My | Ngày: | Loại File: DOC | Số trang:9

Thêm vào BST Báo xấu 1.343 lượt xem 159 download Download Vui lòng tải xuống để xem tài liệu đầy đủ

Câu 4: a) Thiết kế một mạch đếm đồng bộ dùng FF-JK tác động cạnh xuống, có dãy đếm như sau: 000, 001, 011, 111, 110, 100, 001. . . Những trạng thái không sử dụng được đưa về trạng thái 000 ở xung đồng hồ kế tiếp. Vẽ sơ đồ mạch. Giải: Bảng trạng thái:

AMBIENT/ Chủ đề:
  • thiết kế mạch đồng bộ
  • vẽ mạch nguyên lý
  • công cụ thiết kế mạch
  • sơ đồ mạch
  • tài liệu mạch

Bình luận(0) Đăng nhập để gửi bình luận!

Đăng nhập để gửi bình luận! Lưu

Nội dung Text: Bài tập thiết kế mạch

  1. ĐẠI HỌC CẦN THƠ KHOA CÔNG NGHỆ BÁO CÁO BÀI TẬP  CHƯƠNG V 21/03/2009 1
  2. Câu 1: Thiết kế bộ đếm đồng bộ có dãy đếm sau: 000, 010, 101, 110 và lặp lại. Giải: Bằng phương pháp Marcus: QC QB QA JC KC JB KB JA KA 0 0 0 0 X 1 X 0 X 0 1 0 1 X X 1 1 X 1 0 1 X 0 1 X X 1 1 1 0 X 1 X 1 0 X QBQA Dựa vào QC 00 01 11 10 bảng trạng thái 0 0 X X 1 ta thấy: 1 X X X 0 KA = KB = JB =1 Tìm JA , JC, KC => JA = QC QB QBQA QC 00 01 11 10 0 0 X X 1 1 X X X X => JC = QB QBQA QC 00 01 11 10 0 X X X X 1 X 0 X 1 => KC = QB 2
  3. Ta có mạch như hình vẽ: D4 D3 D2 LED-YELLOW LED-YELLOW LED-YELLOW V2 5V U1:A U1:B U2:A 14 2 2 4 7 12 9 4 7 S S S J Q J Q J Q 5 11 5 CLK CLK CLK 1 6 15 10 1 6 K Q K Q K Q R R R 3 13 3 74111 74111 74111 U3:A 1 2 7414 U4:A V1 1 5V 3 2 7408 Câu 2: Làm lại bài 1. Thêm điều kiện các trạng thái không sử dụng 001, 011, 100 và 111 phải luôn luôn nhảy về 000 ở xung đồng hồ kế tiếp. Giải: Bằng phương pháp Marcus: QC QB QA JC KC JB KB JA KA 0 0 0 0 X 1 X 0 X 0 1 0 1 X X 1 1 X 1 0 1 X 0 1 X X 1 1 1 0 X 1 X 1 0 X Bảng 1: Bảng 2: 3
  4. QC QB QA JC KC JB KB JA KA 0 0 1 0 0 X X X 1 0 0 0 0 1 1 0 X X X 1 1 0 0 0 1 0 0 X 0 0 1 X X 0 0 0 1 1 1 X X X 1 1 1 0 0 0 Kết hợp 2 bảng ta luôn có: KA = KB = 1 Tìm JA, JB , JC , KC QBQA QC 00 01 11 10 0 0 X X 1 1 0 X X 0 => JA = QC QB QBQA QC 00 01 11 10 0 1 0 X X 1 0 1 X X QC Q A + QC Q A => JB = QBQA QC 00 01 11 10 0 0 X 0 1 1 X X X X QB Q A => JC = QBQA QC 00 01 11 10 0 X X X X 1 1 0 1 1 => KC = Q A 4
  5. Ta có mạch như sau: D4 D3 D2 LED-YELLOW LED-YELLOW LED-YELLOW V2 5V U1:A U1:B U2:A 14 2 2 4 7 12 9 4 7 S S S U4:D J Q J Q J Q 12 5 11 5 CLK CLK CLK 11 13 1 6 15 10 1 6 K Q K Q K Q R R R 7408 3 13 3 74111 74111 74111 U3:A 1 2 7414 U4:B 4 U4:A V1 6 U5:A 5 1 5V 1 3 7408 3 2 2 7408 U4:C 7432 9 8 10 7408 Câu 3: Thiết kế bộ đếm đồng bộ dùng FF-JK với dãy đếm sau: 000, 001, 011, 010, 110,111, 101, 100, 000 . . . Giải: Bằng phương pháp Marcus: QC QB QA JC KC JB KB JA KA 0 0 0 0 X 0 X 1 X 0 0 1 0 X 1 X X 0 0 1 1 0 X X 0 X 1 0 1 0 1 X X 0 0 X 1 1 0 X 0 X 0 1 X 1 1 1 X 0 X 1 X 0 1 0 1 X 0 0 X X 1 1 0 0 X 1 0 X 0 X 5
  6. Tìm: JA QBQA QC 00 01 11 10 0 1 X X 0 1 0 X X 1 QC QB + QC QB => JA = JB QBQA QC 00 01 11 10 0 0 1 0 0 1 0 0 X 0 => JB = QC Q A JC QBQA QC 00 01 11 10 0 0 0 0 1 1 X X X X => JC = QB Q A KC QBQA QC 00 01 11 10 0 X X X X 1 1 0 0 0 => KC = QB Q A KB QBQA QC 00 01 11 10 0 X X 0 0 1 X X 1 0 6
  7. => KB = QC QA KA QBQA QC 00 01 11 10 0 X 0 1 X => 1 X 1 0 X KA = QC QB + QC QB Ta có mạch như sau: D4 D3 D2 LED-YELLOW LED-YELLOW LED-YELLOW U6:B 4 U6:A V1 6 5 2 3 1 7408 7408 5V U6:C 9 U1:A U1:B U2:A 14 8 2 2 10 4 7 12 9 4 7 S S S J Q J Q J Q 7408 5 11 5 CLK CLK CLK U4:D 1 6 15 10 1 6 K Q K Q K Q R R R 12 11 3 13 3 13 74111 74111 74111 7408 U4:B 4 6 5 U5:A 7408 1 3 2 U4:C 7432 9 8 10 7408 U6:D 12 11 13 U3:A 7408 1 3 2 U4:A 7432 1 3 2 7408 Câu 4: a) Thiết kế một mạch đếm đồng bộ dùng FF-JK tác động cạnh xuống, có dãy đếm như sau: 000, 001, 011, 111, 110, 100, 001. . . Những trạng thái không sử dụng được đưa về trạng thái 000 ở xung đồng hồ kế tiếp. Vẽ sơ đồ mạch. Giải: Bảng trạng thái: 7
  8. Xác định J,K cho từng FF: - Đối với FF – A: JA QBQA QC 00 01 11 10 0 1 X X 0 1 1 X X 0 => JA = QB KA QBQA QC 00 01 11 10 0 0 0 0 X 1 X 1 1 X => KA = QC - Đối với FF – B: JB QBQA QC 00 01 11 10 0 0 1 X X 1 0 0 X X => JB = QC Q A KB QBQA QC 00 01 11 10 0 X X 0 1 1 X X 0 1 => KB = Q A QC QB QA JC KC JB KB JA KA 0 0 0 0 X 0 X 1 X 0 0 1 0 X 1 X X 0 0 1 1 1 X X 0 X 0 1 1 1 X 0 X 0 X 1 1 1 0 X 0 X 1 0 X 1 0 0 X 1 0 X 1 X 0 0 1 0 X 1 X X 0 0 1 1 X 0 1 0 0 X X 1 0 X 0 0 0 8 1 0 1 X 1 0 X 0 1 0 0 0
  9. - Đối với FF – C: JC QBQA QC 00 01 11 10 0 0 0 1 0 1 X X X X => JC = QBQA KC QBQA QC 00 01 11 10 0 X X 0 X 1 1 1 X 0 => KC = QB Ta có mạch như sau: D4 D3 D2 LED-YELLOW LED-YELLOW LED-YELLOW U6:B 5 6 4 U6:A V1 7408 2 3 1 7408 5V U1:A U1:B U2:A 14 2 2 4 7 12 9 4 7 S S S J Q J Q J Q 5 11 5 CLK CLK CLK 1 6 15 10 1 6 K Q K Q K Q R R R 3 13 3 74111 74111 74111 U7:A 1 2 7414 9
ADSENSE

CÓ THỂ BẠN MUỐN DOWNLOAD

LV.15: Bộ Đồ Án Tốt Nghiệp Chuyên Ngành Cơ Khí 65 tài liệu 2431 lượt tải
  • Giáo trình Thiết kế mạch logic số - Chương 4: Thiết kế vi mạch số trên FPGA

    pdf 81 p | 553 | 126

  • Tự thiết kế mạch điện tử với WorkBench part 1

    pdf 18 p | 377 | 119

  • Thiết kế mạch bằng máy tính

    pdf 0 p | 328 | 79

  • THIẾT KẾ MẠCH VỚI LOGICSIM

    doc 6 p | 739 | 65

  • Bài giảng Thiết kế mạch logic và analog - ĐH CNTT và Truyền thông

    pdf 82 p | 177 | 46

  • Tự thiết kế mạch điện tử với Workbench fof Dos & Windows

    pdf 171 p | 196 | 43

  • Thiết kế mạch bằng máy tính part 2

    pdf 30 p | 109 | 17

  • Thiết kế mạch đầu cuối Viễn Thông part 3

    pdf 40 p | 88 | 14

  • Thiết kế mạch đầu cuối Viễn Thông part 4

    pdf 40 p | 73 | 14

  • Thiết kế mạch đầu cuối Viễn Thông part 2

    pdf 40 p | 89 | 14

  • Thiết kế mạch đầu cuối Viễn Thông part 6

    pdf 40 p | 68 | 11

  • Thiết kế mạch đầu cuối Viễn Thông part 5

    pdf 40 p | 61 | 11

  • Thiết kế mạch bằng máy tính part 3

    pdf 30 p | 89 | 10

  • Thiết kế mạch bằng máy tính part 6

    pdf 30 p | 88 | 9

  • Bài giảng Thiết kế mạch điện tử: Phần 2 - Trường Đại học Thái Bình

    pdf 81 p | 15 | 8

  • Giáo trình Tự thiết kế mạch điện tử với Workbench for DOS và Window: Phần 1

    pdf 97 p | 70 | 4

  • Thiết kế mạch khuếch đại tạp âm thấp băng Ku ứng dụng cho hệ thống thu vệ tinh Vinasat

    pdf 3 p | 23 | 4

  • Thiết kế mạch Analog-Front-End thu nhận dữ liệu trên công nghệ GlobalFoundries 180nm

    pdf 7 p | 13 | 2

Thêm tài liệu vào bộ sưu tập có sẵn: Đồng ý Thêm vào bộ sưu tập mới: *Tên bộ sưu tập Mô Tả: *Từ Khóa: Tạo mới Báo xấu
  • Hãy cho chúng tôi biết lý do bạn muốn thông báo. Chúng tôi sẽ khắc phục vấn đề này trong thời gian ngắn nhất.
  • Không hoạt động
  • Có nội dung khiêu dâm
  • Có nội dung chính trị, phản động.
  • Spam
  • Vi phạm bản quyền.
  • Nội dung không đúng tiêu đề.
Hoặc bạn có thể nhập những lý do khác vào ô bên dưới (100 ký tự): Vui lòng nhập mã xác nhận vào ô bên dưới. Nếu bạn không đọc được, hãy Chọn mã xác nhận khác.. Đồng ý LAVA AANETWORK THÔNG TIN
  • Về chúng tôi
  • Quy định bảo mật
  • Thỏa thuận sử dụng
  • Quy chế hoạt động
TRỢ GIÚP
  • Hướng dẫn sử dụng
  • Upload tài liệu
  • Hỏi và đáp
HỖ TRỢ KHÁCH HÀNG
  • Liên hệ
  • Hỗ trợ trực tuyến
  • Liên hệ quảng cáo
Theo dõi chúng tôi

Chịu trách nhiệm nội dung:

Nguyễn Công Hà - Giám đốc Công ty TNHH TÀI LIỆU TRỰC TUYẾN VI NA

LIÊN HỆ

Địa chỉ: P402, 54A Nơ Trang Long, Phường 14, Q.Bình Thạnh, TP.HCM

Hotline: 093 303 0098

Email: support@tailieu.vn

Giấy phép Mạng Xã Hội số: 670/GP-BTTTT cấp ngày 30/11/2015 Copyright © 2022-2032 TaiLieu.VN. All rights reserved.

Đang xử lý... Đồng bộ tài khoản Login thành công! AMBIENT

Từ khóa » Sơ đồ Mạch đếm đồng Bộ