Một Số Câu Hỏi Và đáp án Trắc Nghiệm Môn Kỹ Thuật Máy Tính

  • Trang chủ
  • Đăng ký
  • Đăng nhập
  • Liên hệ

Tài liệu - Ebook

Thư viện tài liệu, ebook, đồ án, luận văn, giáo trình tham khảo cho học sinh, sinh viên

Một số câu hỏi và đáp án trắc nghiệm môn Kỹ thuật máy tính

3.3. Xét các công đoạn của bộ xử lý, thứ tự nào là đúng:

b. Nhận lệnh -> giải mã lệnh -> nhận dữ liệu -> xử lý dữ liệu -> ghi dữ liệu

3.4. Với công đoạn nhận lệnh của CPU, thứ tự thực hiện là:

a. Bộ đếm chương trình -> Bộ nhớ -> thanh ghi lệnh

3.5. Với công đoạn giải mã lệnh của CPU, thứ tự thực hiện là:

d. Thanh ghi lệnh -> khối điều khiển -> giải mã -> tín hiệu điều khiển

3.6. Với công đoạn nhận dữ liệu của CPU, thứ tự thực hiện là:

b. Địa chỉ -> ngăn nhớ -> tập thanh ghi

3.7. Với công đoạn xử lý dữ liệu của CPU, thứ tự thực hiện là:

c. ALU -> thực hiện phép toán -> thanh ghi dữ liệu

3.8. Với công đoạn ghi dữ liệu của CPU, thứ tự thực hiện là:

a. Địa chỉ -> tập thanh ghi -> ngăn nhớ

pdf24 trang | Chia sẻ: maiphuongdc | Lượt xem: 17641 | Lượt tải: 2download Bạn đang xem trước 20 trang tài liệu Một số câu hỏi và đáp án trắc nghiệm môn Kỹ thuật máy tính, để xem tài liệu hoàn chỉnh bạn click vào nút DOWNLOAD ở trênến CPU 1.34. Với tín hiệu điều khiển IOR, phát biểu nào sau đây là sai: d. Là tín hiệu điều khiển truy nhập CPU 1.35. Với tín hiệu điều khiển IOW, phát biểu nào sau đây là sai: a. Là tín hiệu từ bên ngoài xin ngắt cổng vào/ra 1.36. Với tín hiệu điều khiển INTR, phát biểu nào sau đây là sai: b. Là tín hiệu điều khiển do CPU phát ra 1.37. Với tín hiệu điều khiển INTA, phát biểu nào sau đây là sai: c. Là tín hiệu điều khiển ghi cổng vào/ra 1.38. Với tín hiệu điều khiển NMI, phát biểu nào sau đây là sai: b. Là tín hiệu ngắt chắn được 1.39. Với tín hiệu điều khiển HOLD, phát biểu nào sau đây là sai: a. Là tín hiệu do CPU phát ra 1.40. Với tín hiệu điều khiển HLDA, phát biểu nào sau đây là sai: c. Là tín hiệu từ bên ngoài gửi đến CPU xin ngắt 1.41. Theo cách phân loại truyền thống, có các loại máy tính sau đây: d. Bộ vi điều khiển, máy vi tính, máy tính mini, máy tính lớn, siêu máy tính 1.42. Theo cách phân loại hiện đại, có các loại máy tính sau đây: b. Máy tính để bàn, máy chủ, máy tính nhúng CHƯƠNG 2. BIỄU DIỄN DỮ LIỆU VÀ SỐ HỌC MÁY TÍNH (Thời gian trung bình mỗi câu: 2 phút) 2.1. Đối với số nguyên không dấu, 8 bit, giá trị biểu diễn số 261 là: d.Không biểu diễn được 2.2. Đối với số nguyên không dấu, 8 bit, giá trị biểu diễn số 132 là: b. 1000 0100 2.3. Đối với số nguyên có dấu, 8 bit, giá trị biểu diễn số 129 là: d. Không biểu diễn được 2.4. Đối với số nguyên có dấu, 8 bit, giá trị biểu diễn số 124 là: a. 0111 1100 2.5. Dải biễu diễn số nguyên không dấu, n bit trong máy tính là: c. 0 -> 2n - 1 2.6. Dải biễu diễn số nguyên có dấu, n bit trong máy tính là: d. - 2n - 1 -> 2n -1 - 1 2.9. Đối với số nguyên có dấu, 8 bit, dùng phương pháp "Dấu và độ lớn", giá trị biểu diễn số - 60 là: c. 1011 1100 2.10. Đối với số nguyên có dấu, 8 bit, dùng phương pháp "Dấu và độ lớn", giá trị biểu diễn số - 256 là: d. Không thể biểu diễn 2.11. Đối với số nguyên có dấu, 8 bit, dùng phương pháp "Mã bù 2", giá trị biểu diễn số 101 là: a. 0110 0101 2.12. Đối với số nguyên có dấu, 8 bit, dùng phương pháp "Mã bù 2", giá trị biểu diễn số - 29 là: b. 1110 0011 2.13. Có biểu diễn "1110 0010" đối với số nguyên có dấu, 8 bit, dùng phương pháp "Dấu và độ lớn", giá trị của nó là: c. - 30 2.14. Có biểu diễn "1100 1000" đối với số nguyên có dấu, 8 bit, dùng phương pháp "Mã bù 2", giá trị của nó là: b. - 56 2.16. Có biễu diễn "0000 0000 0010 0101" (dùng mã bù 2, có dấu), giá trị của chúng là: b. 37 2.20. Đối với các số 8 bit, không dấu. Hãy cho biết kết quả khi thực hiện phép cộng: 0100 0111 + 0101 1111: b. 166 2.21. Đối với các số không dấu, phép cộng trên máy tính cho kết quả sai khi: c. Có nhớ ra khỏi bit cao nhất 2.22. Đối với các số có dấu, phép cộng trên máy tính cho kết quả sai khi: a. Cộng hai số dương, cho kết quả âm b. Cộng hai số âm, cho kết quả dương d. Cả a và b 2.23. Đối với số có dấu, phát biểu nào sau đây là sai: a. Cộng hai số cùng dấu, tổng luôn đúng 2.24. Đối với số không dấu, phát biểu nào sau đây là đúng: d. Khi cộng không nhớ ra khỏi bit cao nhất, tổng đúng 2.25. Đối với số không dấu, 8 bit, xét phép cộng: 240 + 27. Phát biểu nào sau đây là đúng: b. Tổng là 11 2.26. Đối với số có dấu, 8 bit, xét phép cộng: (-39) + (-42). Phát biểu nào sau đây là đúng: c. Tổng là -81 2.27. Đối với số có dấu, 8 bit, xét phép cộng: (-73) + (-86). Phát biểu nào sau đây là đúng: c. Tổng là 97 2.28. Đối với số có dấu, 8 bit, xét phép cộng: 91 + 63. Phát biểu nào sau đây là đúng: d. Tổng là -102 2.29. Một số thực X bất kỳ, có thể biểu diễn dưới dạng tổng quát như sau: c. X = (-1)muS . M . RmuE 2.30. Cho hai số thực X1 và X2 biểu diễn dưới dạng tổng quát. Biểu diễn nào sau đây là đúng đối với phép nhân (X1 . X2): a. X1 . X2 = (-1)S1. S2 . (M1.M2) . RE1 . E2 b. X1 . X2 = (-1)S1 S2 . (M1.M2) . RE1 . E2 c. X1 . X2 = (-1)S1+ S2 . (M1.M2) . RE1 + E2 d. X1 . X2 = (-1)S1 S2 . (M1.M2) . RE1 + E2 2.32. Đối với chuẩn IEEE 754/85 về biểu diễn số thực, phát biểu nào sau đây là sai: c. Các dạng biểu diễn đều dùng cơ số 10 2.33. Đối với chuẩn IEEE 754/85 về biểu diễn số thực, có các dạng sau: c. Single, Double-Extended, Double 2.34. Trong chuẩn IEEE 754/85, dạng đơn (single) có độ dài: c. 32 bit 2.35. Trong chuẩn IEEE 754/85, dạng kép (double) có độ dài: a. 64 bit 2.36. Trong chuẩn IEEE 754/85, dạng kép mở rộng (double-extended) có độ dài: b. 80 bit 2.37. Đối với dạng đơn (trong chuẩn IEEE 754/85), các bit dành cho các trường (S + E + M) là: b. 1 + 8 + 23 2.38. Đối với dạng kép (trong chuẩn IEEE 754/85), các bit dành cho các trường (S + E + M) là: c. 1 + 11 + 52 2.39. Đối với dạng kép mở rộng (trong chuẩn IEEE 754/85), các bit dành cho các trường (S + E + M) là: a. 1 + 15 + 64 2.40. Dạng biểu diễn IEEE 754/85 của số thực 73,625 là: b. 42 93 40 00 H 2.41. Dạng biểu diễn IEEE 754/85 của số thực - 53,125 là: c. C2 54 80 00H 2.42. Dạng biểu diễn IEEE 754/85 của số thực 101,25 là: a. 42 CA 80 00 H 2.43. Dạng biểu diễn IEEE 754/85 của số thực - 119,5 là: d. C2 EF 00 00 H 2.44. Cho biểu diễn dưới dạng IEEE 754/85 như sau: C2 82 80 00 H. Giá trị thập phân của nó là: a. - 65,25 2.45. Cho biểu diễn dưới dạng IEEE 754/85 như sau: C2 BF 00 00 H. Giá trị thập phân của nó là: b. - 95,5 2.46. Cho biểu diễn dưới dạng IEEE 754/85 như sau: 42 15 00 00 H. Giá trị thập phân của nó là: c. 37,25 2.47. Cho biểu diễn dưới dạng IEEE 754/85 như sau: 42 22 80 00 H. Giá trị thập phân của nó là: d. 40,625 2.48. Với bộ mã Unicode để mã hoá ký tự, phát biểu nào sau đây là sai: c. Chỉ mã hoá được 256 ký tự 2.49. Với bộ mã ASCII để mã hoá ký tự, phát biểu nào sau đây là sai: d. Không hỗ trợ các ký tự điều khiển máy in 2.50. Với bộ mã ASCII, phát biểu nào sau đây là sai: b. Mã của các ký tự "&", "%", "@", "#" thuộc phần mã mở rộng 2.54. Dạng biểu diễn IEEE 754/85 của số thực 31/64 là: b. 3E F8 00 00 H 2.55. Dạng biểu diễn IEEE 754/85 của số thực - 79/32 là: a. C0 1E 00 00 H 2.56. Cho số thực 81,25. Giá trị của nó ở hệ nhị phân là: b. 1010001,01 2.57. Cho số thực 99,3125. Giá trị của nó ở hệ nhị phân là: d. 1100011,0101 2.58. Cho số thực 51/32. Giá trị của nó ở hệ nhị phân là: c. 1,10011 2.59. Cho số thực 33/128. Giá trị của nó ở hệ nhị phân là: a. 0,0100001 CHƯƠNG 3. BỘ XỬ LÝ (Thời gian trung bình mỗi câu: 1 phút) 3.1. Phát biểu nào dưới đây là sai: c. Bộ xử lý được cấu tạo bởi hai thành phần 3.2. Để thực hiện 1 lệnh, bộ xử lý phải trải qua: d. 5 công đoạn 3.3. Xét các công đoạn của bộ xử lý, thứ tự nào là đúng: b. Nhận lệnh -> giải mã lệnh -> nhận dữ liệu -> xử lý dữ liệu -> ghi dữ liệu 3.4. Với công đoạn nhận lệnh của CPU, thứ tự thực hiện là: a. Bộ đếm chương trình -> Bộ nhớ -> thanh ghi lệnh 3.5. Với công đoạn giải mã lệnh của CPU, thứ tự thực hiện là: d. Thanh ghi lệnh -> khối điều khiển -> giải mã -> tín hiệu điều khiển 3.6. Với công đoạn nhận dữ liệu của CPU, thứ tự thực hiện là: b. Địa chỉ -> ngăn nhớ -> tập thanh ghi 3.7. Với công đoạn xử lý dữ liệu của CPU, thứ tự thực hiện là: c. ALU -> thực hiện phép toán -> thanh ghi dữ liệu 3.8. Với công đoạn ghi dữ liệu của CPU, thứ tự thực hiện là: a. Địa chỉ -> tập thanh ghi -> ngăn nhớ 3.9. Bộ xử lý nhận lệnh tại: b. Bộ nhớ 3.10. Bộ xử lý nhận dữ liệu tại: a. Bộ nhớ hoặc thiết bị ngoại vi 3.11. Đối với nhiệm vụ của khối điều khiển (trong CPU), phát biểu nào sau đây là sai: c. Vận chuyển lệnh từ thanh ghi ra bộ nhớ 3.12. Đối với khối điều khiển (trong CPU), phát biểu nào sau đây là sai: d. Chỉ điều khiển các thanh ghi và ALU 3.13. Đối với khối ALU (trong CPU), phát biểu nào sau đây là đúng: a. Thực hiện các phép toán số học b. Thực hiện các phép toán logic c. Cả a và b 3.14. Đối với các thanh ghi (trong CPU), phát biểu nào sau đây là sai: d. Người lập trình có thể thay đổi nội dung của mọi thanh ghi 3.15. Đối với các thanh ghi địa chỉ (trong CPU), phát biểu nào sau đây là đúng: b. Có ít nhất 3 loại 3.16. Đối với các thanh ghi địa chỉ (trong CPU), phát biểu nào sau đây là sai: c. Vùng lệnh không cần thanh ghi quản lý 3.17. Đối với ngăn xếp (stack), phát biểu nào sau đây là sai: a. Là vùng nhớ có cấu trúc FIFO 3.18. Phát biểu nào sau đây là sai: d. Chỉ có một loại cờ 3.19. Đối với khối điều khiển trong CPU, phát biểu nào sau đây là đúng: d. Giải mã lệnh được chuyển từ thanh ghi lệnh đến 3.20. Xét các tín hiệu điều khiển bên trong CPU, phát biểu nào sau đây là đúng: b. Điểu khiển chuyển dữ liệu từ thanh ghi vào ALU 3.21. Xét các tín hiệu điều khiển bên trong CPU, phát biểu nào sau đây là sai: a. Điều khiển chuyển dữ liệu từ CPU ra thanh ghi 3.22. Xét các tín hiệu điều khiển từ CPU ra bus hệ thống, phát biểu nào sau đây là đúng: b. Điều khiển đọc/ghi ngăn nhớ 3.23. Xét các tín hiệu điều khiển từ CPU ra bus hệ thống, phát biểu nào sau đây là sai: c. Điều khiển ghi dữ liệu vào các thanh ghi 3.24. Xét các tín hiệu điều khiển từ bus hệ thống đến CPU, phát biểu nào sau đây là đúng: c. Tín hiệu xin ngắt 3.25. Xét các tín hiệu điều khiển từ bus hệ thống đến CPU, phát biểu nào sau đây là sai: d. Tín hiệu trả lời đồng ý nhường bus 3.26. Đối với khối ALU (trong CPU), phát biểu nào sau đây là sai: c. Thực hiện phép lấy căn bậc hai 3.27. Đối với các thanh ghi (trong CPU), phát biểu nào sau đây là đúng: a. Có loại thanh ghi không lập trình được 3.28. Đối với thanh ghi trạng thái (trong CPU), phát biểu nào sau đây là đúng: c. Chứa các cờ điều khiển 3.29. Đối với cờ carry (CF), phát biểu nào sau đây là đúng: a. Được thiết lập khi phép toán có nhớ ra khỏi bit cao nhất 3.30. Đối với cờ carry (CF), phát biểu nào sau đây là sai: d. Đây là cờ báo tràn đối với số có dấu 3.31. Đối với cờ overflow (OF), phát biểu nào sau đây là đúng: b. Được thiết lập khi cộng hai số cùng dấu cho kết quả khác dấu 3.32. Đối với cờ overflow (OF), phát biểu nào sau đây là sai: c. Được thiết lập khi cộng hai số cùng dấu cho kết quả cùng dấu CHƯƠNG 4. KIẾN TRÚC TẬP LỆNH (Thời gian trung bình mỗi câu: 1 phút) 4.1. Có tất cả: c. 7 mode địa chỉ 4.2. Mode địa chỉ tức thì là mode không có đặc điểm sau: c. Toán hạng có thể là toán hạng nguồn hoặc đích 4.3. Cho lệnh assembly: ADD BX, 10. Toán hạng nguồn thuộc: d. Mode địa chỉ tức thì 4.4. Cho lệnh assembly: SUB 100, CX. Toán hạng nguồn thuộc: b. Không tồn tại lệnh a. Một ngăn nhớ có địa chỉ được chỉ ra trong lệnh 4.6. Cho lệnh assembly: MOV DX, [20]. Toán hạng nguồn thuộc: a. Mode địa chỉ trực tiếp 4.7. Cho lệnh assembly: SUB BX, [30]. Toán hạng nguồn thuộc: d. Mode địa chỉ trực tiếp 4.8. Mode địa chỉ gián tiếp là mode mà toán hạng là: b. Một ngăn nhớ có địa chỉ nằm trong ngăn nhớ khác 4.9. Mode địa chỉ thanh ghi là mode mà toán hạng là: c. Nội dung của thanh ghi 4.10. Cho lệnh assembly: ADD AX, CX. Mode địa chỉ của toán nguồn là: d. Thanh ghi 4.11. Cho lệnh assembly: SUB CX, [90]. Phát biểu nào sau đây là sai: d. Toán hạng nguồn là mode gián tiếp qua thanh ghi 4.12. Đối với mode địa chỉ gián tiếp qua thanh ghi, phát biểu nào sau đây là sai: a. Toán hạng là một thanh ghi có địa chỉ nằm trong một ngăn nhớ 4.13. Cho lệnh assembly: MOV DX, [BP]. Mode địa chỉ của toán hạng nguồn là: c. Gián tiếp qua thanh ghi 4.14. Đối với mode địa chỉ dịch chuyển, phát biểu nào sau đây là sai: a. Là sự kết hợp: mode gián tiếp qua thanh ghi và mode tức thì 4.15. Cho lệnh assembly: SUB AX, [CX] + 50. Mode địa chỉ của toán hạng nguồn là: b. Không tồn tại 4.16. Mode địa chỉ ngăn xếp là mode: a. Toán hạng được ngầm hiểu b. Toán hạng là ngăn nhớ đỉnh ngăn xếp d. Cả a và b đều đúng 4.17. Cho lệnh assembly: POP BX. Phát biểu nào sau đây là đúng: c. Đây là mode địa ngăn xếp 4.18. Mode địa chỉ tức thì là mode: a. Toán hạng là hằng số nằm ngay trong lệnh 4.19. Đối với mode địa chỉ trực tiếp, phát biểu nào sau đây là sai: d. Để tìm được toán hạng, phải biết địa chỉ thanh ghi 4.20. Đối với mode địa chỉ gián tiếp, phát biểu nào sau đây là sai: b. Toán hạng là nội dung của thanh ghi 4.21. Đối với mode địa chỉ thanh ghi, phát biểu nào sau đây là sai: a. Toán hạng là nội dung ngăn nhớ có địa chỉ nằm trong thanh ghi 4.22. Đối với mode địa chỉ gián tiếp qua thanh ghi, phát biểu nào sau đây là đúng: b. Toán hạng là một ngăn nhớ có địa chỉ nằm trong một thanh ghi 4.23. Đối với mode địa chỉ dịch chuyển, phát biểu nào sau đây là đúng: a. Là sự kết hợp: mode gián tiếp qua thanh ghi và mode trực tiếp 4.24. Đối với mode địa chỉ ngăn xếp, phát biểu nào sau đây là sai: a. Toán hạng được ngầm hiểu b. Toán hạng là ngăn nhớ đỉnh ngăn xếp c. Cả và b đều sai 4.25. Đối với lệnh mã máy, phát biểu nào sau đây là sai: c. Toán hạng cho biết thao tác cần thực hiện 4.26. Trong một lệnh mã máy, phát biểu nào sau đây là đúng: d. Có thể có nhiều toán hạng 4.27. Đối với lệnh mã máy, số lượng toán hạng có thể là: d. Cả a và b đều đúng 4.28. Đối với lệnh mã máy, toán hạng không thể là: d. Nội dung của thanh ghi có địa chỉ nằm trong một ngăn nhớ 4.37. Cho lệnh assembly: ADD CX, 20. Phát biểu nào sau đây là đúng: a. Toán hạng nguồn thuộc mode địa chỉ tức thì 4.38. Cho lệnh assembly: SUB CX, 70. Phát biểu nào sau đây là sai: c. Toán hạng đích không thuộc mode địa chỉ thanh ghi 4.39. Cho lệnh assembly: ADD DX, [40]. Phát biểu nào sau đây là đúng: d. Toán hạng đích thuộc mode địa chỉ thanh ghi 4.40. Cho lệnh assembly: MOV BX, [80]. Phát biểu nào sau đây là sai: a. Toán hạng nguồn thuộc mode địa chỉ thanh ghi />4.41. Cho lệnh assembly: SUB AX, [BX]. Phát biểu nào sau đây là sai: a. Toán hạng nguồn thuộc mode địa chỉ thanh ghi 4.42. Cho lệnh assembly: ADD AX, [BP]. Phát biểu nào sau đây là đúng: b. Toán hạng nguồn thuộc mode địa chỉ gián tiếp qua thanh ghi 4.43. Cho lệnh assembly: MOV AX, [BX]+50. Phát biểu nào sau đây là sai: c. Toán hạng nguồn thuộc mode địa chỉ tức thì 4.44. Cho lệnh assembly: ADD DX, [SI]+30. Phát biểu nào sau đây là đúng: a. Toán hạng nguồn thuộc mode địa chỉ dịch chuyển 4.45. Cho lệnh assembly: POP DX. Phát biểu nào sau đây là đúng: d. Toán hạng nguồn được ngầm hiểu 4.46. Cho lệnh assembly: PUSH AX. Phát biểu nào sau đây là sai: a. Không có toán hạng nguồn 4.47. Tất cả có các mode địa chỉ sau đây: c.Tức thì, gián tiếp, thanh ghi, dịch chuyển, ngăn xếp, trực tiếp, gián tiếp qua thanh ghi 4.48. Xét lệnh LOAD. Lệnh này thuộc: b. Nhóm lệnh chuyển dữ liệu 4.49. Xét lệnh INTERRUPT. Lệnh này thuộc: c. Nhóm lệnh chuyển điều khiển 4.50. Xét lệnh ABSOLUTE. Lệnh này thuộc: a. Nhóm lệnh số học 4.51. Xét lệnh ROTATE. Lệnh này thuộc: d. Nhóm lệnh logic 4.52. Xét lệnh JUMP. Lệnh này thuộc: a. Nhóm lệnh chuyển điều khiển CHƯƠNG 5. HỆ THỐNG NHỚ (Thời gian trung bình mỗi câu: 1 phút) 5.1. Đối với bộ nhớ ROM, phát biểu nào sau đây là sai: b. Là loại bộ nhớ khả biến 5.2. Đối với bộ nhớ ROM, phát biểu nào sau đây là đúng: c. EPROM là loại ROM có thể xoá và ghi lại nhiều lần 5.3. Đối với bộ nhớ RAM, phát biểu nào sau đây là sai: a. Là loại bộ nhớ không khả biến 5.4. Đối với bộ nhớ RAM, phát biểu nào sau đây là đúng: d. Là nơi lưu giữ thông tin mà máy tính đang xử lý 5.5. Đối với bộ nhớ ROM, phát biểu nào sau đây là đúng: a. Được chế tạo từ mạch lật b. Được chế tạo từ transistor d. Cả b và c 5.6. Đối với bộ nhớ RAM, phát biểu nào sau đây là sai: a. DRAM được chế tạo từ mạch lật 5.7. Cho chip nhớ SRAM có dung lượng 64K x 4 bit, phát biểu nào sau đây là đúng: a. Các đường địa chỉ là: A0 -> A15 5.8. Cho chip nhớ SRAM có dung lượng 16K x 8 bit, phát biểu nào sau đây là sai: d. Các đường địa chỉ là: A0 -> A14 5.9. Cho chip nhớ SRAM có các tín hiệu: A0 -> A13, D0 -> D15 , RD, WE. Phát biểu nào sau đây là sai: c. RD là tín hiệu điều khiển ghi dữ liệu 5.10. Cho chip nhớ DRAM có các tín hiệu: A0 -> A7, D0 -> D7 , RD, WE. Phát biểu nào sau đây là đúng: a. Dung lượng của chip là: 64K x 8 bit 5.11. Xét về chức năng, hệ thống nhớ máy tính có thể có ở: d. Các thanh ghi, bộ nhớ trong, bộ nhớ ngoài 5.12. Đối với hệ thống nhớ máy tính, có thể có các đơn vị truyền như sau: a. Theo từ nhớ b. Theo khối nhớ c. Cả a và b đều đúng 5.13. Xét về các phương pháp truy nhập trong hệ thống nhớ, phát biểu nào sau đây là sai: a. Truy nhập tuần tự đối với bộ nhớ cache 5.14. Đối với hệ thống nhớ, có các kiểu vật lý như sau: c. Bộ nhớ bán dẫn, bộ nhớ từ, bộ nhớ quang 5.15. Đối với hệ thống nhớ máy tính, phát biểu nào sau đây không phải là đặc trưng vật lý: d. Bộ nhớ chỉ đọc bbb b. Mức thanh ghi là mức trao đổi chậm nhất 5.17. Xét sơ đồ phân cấp hệ thống nhớ, phát biểu nào sau đây là đúng: c. Từ bộ nhớ ngoài đến thanh ghi, dung lượng giảm dần 5.20. Đối với bộ nhớ chính (BNC) máy tính, phát biểu nào sau đây là sai: a. Chứa các chương trình và dữ liệu dưới dạng thư viện 5.21. Đối với bộ nhớ chính (BNC) máy tính, phát biểu nào sau đây là đúng: b. BNC do bộ xử lý đánh địa chỉ trực tiếp 5.22. Đối với bộ nhớ cache, phát biểu nào sau đây là đúng: a. Cache có thể được đặt trên cùng chip với CPU 5.23. Đối với bộ nhớ cache, phát biểu nào sau đây là đúng: c. Truyền dữ liệu giữa CPU và cache theo đơn vị từ nhớ 5.24. Khi CPU truy nhập cache, có hai khả năng sau: a. Trượt cache, trúng cache 5.25. Cache hoạt động nhờ vào nguyên lý: d. Nguyên lý định vị tham số bộ nhớ 5.26. Trong sự trao đổi giữa cache và bộ nhớ chính, phát biểu nào sau đây là sai: c. Bộ nhớ chính chia thành các line nhớ 5.27. Xét bộ nhớ cache, mỗi line được gắn thêm Tag là để: a. Xác định block nào của bộ nhớ chính đang ở trong line 5.28. Xét bộ nhớ cache, có các kỹ thuật ánh xạ địa chỉ sau đây: a. Trực tiếp, liên kết hoàn toàn, liên kết tập hợp 5.29. Trong kỹ thuật ánh xạ liên kết hoàn toàn, các trường địa chỉ là: b. Tag + Word 5.30. Trong kỹ thuật ánh xạ trực tiếp, các trường địa chỉ là: c. Tag + Line + Word 5.31. Trong kỹ thuật ánh xạ liên kết tập hợp, các trường địa chỉ là: c. Tag + Set + Word 5.32. Cho máy tính có dung lượng bộ nhớ chính: 128MB, cache: 64KB, line: 8 byte, độ dài ngăn nhớ: 1 byte. Trong trường hợp kỹ thuật ánh xạ trực tiếp, dạng địa chỉ do bộ xử lý phát ra để truy nhập cache là: d. 14 + 10 + 3 5.33. Cho máy tính có dung lượng bộ nhớ chính: 256MB, cache: 128KB, line: 16 byte, độ dài ngăn nhớ: 2 byte. Trong trường hợp kỹ thuật ánh xạ trực tiếp, dạng địa chỉ do bộ xử lý phát ra để truy nhập cache là: a. 11 + 13 + 3 5.34. Cho máy tính có dung lượng bộ nhớ chính: 512MB, cache: 128KB, line: 64 byte, độ dài ngăn nhớ: 4 byte. Trong trường hợp kỹ thuật ánh xạ trực tiếp, dạng địa chỉ do bộ xử lý phát ra để truy nhập cache là: b. 12 + 11 + 4 5.35. Cho máy tính có dung lượng bộ nhớ chính: 256MB, cache: 64KB, line: 16 byte, độ dài ngăn nhớ: 4 byte. Trong trường hợp kỹ thuật ánh xạ liên kết hoàn toàn, dạng địa chỉ do bộ xử lý phát ra để truy nhập cache là: d. 24 + 2 5.36. Cho máy tính có dung lượng bộ nhớ chính: 256MB, cache: 128KB, line: 32 byte, độ dài ngăn nhớ: 4 byte. Trong trường hợp kỹ thuật ánh xạ liên kết hoàn toàn, dạng địa chỉ do bộ xử lý phát ra để truy nhập cache là: c. 23 + 3 5.37. Cho máy tính có dung lượng bộ nhớ chính: 128MB, cache: 64KB, line: 16 byte, độ dài ngăn nhớ: 1 byte, set: 4 line. Trong trường hợp kỹ thuật ánh xạ liên kết tập hợp, dạng địa chỉ do bộ xử lý phát ra để truy nhập cache là: a. 13 + 10 + 4 5.38. Cho máy tính có dung lượng bộ nhớ chính: 512MB, cache: 128KB, line: 32 byte, độ dài ngăn nhớ: 2 byte, set: 4 line. Trong trường hợp kỹ thuật ánh xạ liên kết tập hợp, dạng địa chỉ do bộ xử lý phát ra để truy nhập cache là: a. 12 + 12 + 4 5.39. Cho máy tính có dung lượng bộ nhớ chính: 256MB, cache: 128KB, line: 128 byte, độ dài ngăn nhớ: 4 byte, set: 8 line. Trong trường hợp kỹ thuật ánh xạ liên kết tập hợp, dạng địa chỉ do bộ xử lý phát ra để truy nhập cache là: c. 14 + 7 + 5 5.40. Xét kỹ thuật ánh xạ trực tiếp khi truy nhập cache, thứ tự tìm block trong cache được thực hiện dựa theo các trường trong địa chỉ do CPU phát ra như sau: a. Line -> Tag -> Word 5.41. Đối với bộ nhớ cache, xét kỹ thuật ánh xạ liên kết tập hợp, thứ tự tìm block trong cache được thực hiện dựa theo các giá trị trong địa chỉ do CPU phát ra như sau: c. Set -> Tag -> Word 5.42. Xét các thuật toán thay thế dữ liệu trong cache, phát biểu nào sau đây là đúng: b. Ánh xạ trực tiếp không có thuật toán thay thế c. Hai ánh xạ liên kết (hoàn toàn và tập hợp) có 4 thuật toán d. Cả b và c đều đúng 5.43. Đối với bộ nhớ cache, các thuật toán thay thế dữ liệu là: a. Ngẫu nhiên, FIFO, LRU, LFU 5.44. Đối với các phương pháp ghi dữ liệu vào cache, phát biểu nào sau đây là sai: a. Write through: ghi đồng thời vào cả cache và bộ nhớ chính b. Write back: chỉ ghi vào cache, khi block tương ứng bị thay thế thì mới ghi vào bộ nhớ chính c. Cả a và b đều sai 5.45. Đối với các phương pháp ghi dữ liệu vào cache, phát biểu nào sau đây là đúng: a. Write back: ghi đồng thời vào cả cache và bộ nhớ chính b. Write through: chỉ ghi vào cache, khi block tương ứng bị thay thế thì mới ghi vào bộ nhớ chính c. Cả a và b đều không đúng 5.46. Đối với các thuật toán (TT) thay thế dữ liệu trong cache, phát biểu nào sau đây là đúng: d. Tất cả đều sai 5.47. Đối với các thuật toán (TT) thay thế dữ liệu trong cache, phát biểu nào sau đây là sai: b. FIFO là TT thay đi block có tần suất truy nhập ít nhất 5.48. Đối với các thuật toán (TT) thay thế dữ liệu trong cache, phát biểu nào sau đây là đúng: d. Tất cả đều sai 5.49. Đối với các thuật toán (TT) thay thế dữ liệu trong cache, phát biểu nào sau đây là sai: c. TT FIFO cho tỉ lệ cache hit cao nhất 5.60. Với chip nhớ SRAM có n đường địa chỉ, m đường dữ liệu thì dung lượng của chip là: b. 2n x m bit 5.61. Với chip nhớ SRAM có n đường địa chỉ, m đường dữ liệu thì dung lượng của chip là: d. 2n x m bit 5.62. Với chip nhớ DRAM có n đường địa chỉ, m đường dữ liệu thì dung lượng của chip là: b. 22n x m bit 5.63. Với chip nhớ DRAM có n đường địa chỉ, m đường dữ liệu thì dung lượng của chip là: b. 22n x m bit 5.64. Đối với bộ nhớ cache, xét nguyên lý định vị về thời gian, phát biểu nào sau đây là đúng: b. Thông tin vừa truy nhập thì xác suất lớn là sau đó nó sẽ được truy nhập lại 5.65. Đối với bộ nhớ cache, xét nguyên lý định vị về không gian, phát biểu nào sau đây là đúng: a. Mục thông tin vừa truy nhập thì xác suất lớn là sau đó các mục lân cận được truy nhập 5.66. Khi truy nhập cache, xét ánh xạ trực tiếp, phát biểu nào sau đây là đúng: c. Mỗi block chỉ được ánh xạ vào một line duy nhất 5.67. Khi truy nhập cache, xét ánh xạ trực tiếp, phát biểu nào sau đây là sai: d. Mỗi block chỉ được ánh xạ vào một trong hai line xác định 5.68. Khi truy nhập cache, xét ánh xạ liên kết hoàn toàn, phát biểu nào sau đây là đúng: a. Mỗi block có thể ánh xạ vào một line bất kỳ 5.69. Khi truy nhập cache, xét ánh xạ liên kết hoàn toàn, phát biểu nào sau đây là sai: b. Mỗi block có thể ánh xạ vào một line bất kỳ trong tám line xác định 5.70. Khi truy nhập cache, xét ánh xạ liên kết tập hợp, phát biểu nào sau đây là đúng: b. Mỗi block có thể ánh xạ vào một line bất kỳ trong một tập line xác định 5.71. Khi truy nhập cache, xét ánh xạ liên kết tập hợp, phát biểu nào sau đây là sai: c. Mỗi block chỉ ánh xạ vào một line duy nhất trong một tập line xác định CHƯƠNG 6. HỆ THỐNG VÀO RA (Thời gian trung bình mỗi câu: 1 phút) 6.1. Không thể nối trực tiếp thiết bị ngoại vi (TBNV) với bus hệ thống, vì: d. Tất cả các ý đều đúng 6.2. Chức năng của Modul vào/ra: a. Nối ghép với BXL và hệ thống nhớ b. Nối ghép với một hoặc nhiều TBNV c. Cả a và b đều đúng 6.3. Các thành phần cơ bản của TBNV: a. Bộ chuyển đổi tín hiệu, Logic điều khiển, Bộ đệm 6.4. Đối với chức năng của Modul vào/ra, phát biểu nào sau đây là sai: b. Một Modul chỉ nối ghép được với một TBNV 6.5. Có các phương pháp địa chỉ hoá cổng vào/ra: a. Vào/ra cách biệt b. Vào/ra theo bản đồ bộ nhớ d. Cả a và b đúng 6.6. Đối với phương pháp vào/ra cách biệt, phát biểu nào sau đây là sai: b. Dùng các lệnh truy nhập bộ nhớ để truy nhập cổng 6.7. Đối với phương pháp vào/ra cách biệt, phát biểu nào sau đây là đúng: c. Sử dụng các lệnh vào/ra trực tiếp 6.8. Đối với phương pháp vào/ra theo bản đồ bộ nhớ, phát biểu nào sau đây là sai: c. Cần có tín hiệu phân biệt truy nhập cổng hay bộ nhớ 6.9. Đối với phương pháp vào/ra theo bản đồ bộ nhớ, phát biểu nào sau đây là đúng: d. Dùng các lệnh truy nhập bộ nhớ để truy nhập cổng 6.10. Có 3 phương pháp điều khiển vào/ra như sau: a. Vào/ra bằng chương trình, bằng ngắt, bằng DMA 6.11. Với phương pháp vào/ra bằng chương trình (CT), phát biểu nào sau đây là sai: b. TBNV là đối tượng chủ động trong trao đổi dữ liệu 6.12. Với phương pháp vào/ra bằng chương trình (CT), phát b

Các file đính kèm theo tài liệu này:

  • pdfmot_so_cau_hoi_va_dap_an_trac_nghiem_mon_ktmt_.PDF
Tài liệu liên quan
  • Tài liệu Phần cứng máy vi tính

    23 trang | Lượt xem: 2167 | Lượt tải: 1

  • Bài giảng Máy tính PC - Chương 1: Tổng quan về máy tính PC - Bài 2: Các thành phần cứng máy tính

    31 trang | Lượt xem: 481 | Lượt tải: 0

  • Bài giảng Các kiến thức cơ bản về Tin học - Nguyễn Dũng

    56 trang | Lượt xem: 559 | Lượt tải: 0

  • Giáo trình Phần cứng điện tử

    165 trang | Lượt xem: 2110 | Lượt tải: 5

  • Bài giảng Kiến trúc máy tính - Chương 4: Mạch Logic số - Vũ Đức Lung

    48 trang | Lượt xem: 903 | Lượt tải: 0

  • Giáo trình Kiến trúc máy tính - Hoàng Xuân Dậu

    93 trang | Lượt xem: 470 | Lượt tải: 0

  • Cơ bản về RAID cho máy tính để bàn

    14 trang | Lượt xem: 2560 | Lượt tải: 1

  • Hướng dẫn cách tự thay pin, màn hình iPhone 4 cực dễ dàng

    33 trang | Lượt xem: 415 | Lượt tải: 0

  • Giáo trình Cấu trúc máy tính và Hợp ngữ - Nguyễn Mạnh Hoàng

    140 trang | Lượt xem: 434 | Lượt tải: 0

  • Các lý thuyết cấu trúc vốn hiện đại

    11 trang | Lượt xem: 2477 | Lượt tải: 5

Copyright © 2024 Doc.edu.vn - Chia sẻ những Thủ thuật tin học, phần mềm hay, hướng dẫn giải bài tập, sáng kiến kinh nghiệm, SKKN hay

Doc.edu.vn on Facebook Follow @Doc.edu.vn

Từ khóa » Bộ Xử Lý Nhận Dữ Liệu Tại