Ngân Hàng đề Thi Vi Xử Lý - TaiLieu.VN

OPTADS360 intTypePromotion=1 zunia.vn Tuyển sinh 2024 dành cho Gen-Z zunia.vn zunia.vn tailieu.vn NÂNG CẤP Đăng Nhập | Đăng Ký Chủ đề »
  • CDMA là gì
  • Mạng truyền thông công nghiệp
  • Xử lý tín hiệu số
  • Hệ thống viễn thông
  • Thông tin quang
    • Mạch khuếch đại
  • HOT
    • FORM.08: Bộ 130+ Biểu Mẫu Thống Kê...
    • CEO.29: Bộ Tài Liệu Hệ Thống Quản Trị...
    • CEO.27: Bộ Tài Liệu Dành Cho StartUp...
    • FORM.04: Bộ 240+ Biểu Mẫu Chứng Từ Kế...
    • LV.26: Bộ 320 Luận Văn Thạc Sĩ Y...
    • LV.11: Bộ Luận Văn Tốt Nghiệp Chuyên...
    • FORM.07: Bộ 125+ Biểu Mẫu Báo Cáo...
    • CEO.24: Bộ 240+ Tài Liệu Quản Trị Rủi...
    • TL.01: Bộ Tiểu Luận Triết Học
    CMO.03: Bộ Tài Liệu Hệ Thống Quản Trị Marketing...
TUYỂN SINH YOMEDIA ADSENSE Trang Chủ » Kỹ Thuật - Công Nghệ » Kĩ thuật Viễn thông Ngân Hàng đề thi Vi xử lý

Chia sẻ: Nguyen Quoc Huy | Ngày: | Loại File: PDF | Số trang:67

Thêm vào BST Báo xấu 311 lượt xem 64 download Download Vui lòng tải xuống để xem tài liệu đầy đủ

Số câu: 533 1. Chip vi điều khiển 8051 được sản xuất lần đầu tiên vào năm nào? Do nhà sản xuất nào chế tạo? a. 1976 – Hãng Intel b. 1976 – Hãng Motorola c. 1980 – Hãng Intel d. 1980 – Hãng Zilog. 2. Mã lệnh từ bộ nhớ chương trình bên ngoài, sau khi được CPU đọc vào sẽ được chứa tại bộ phận nào trong CPU. a.Thanh ghi PC b. Thanh ghi IR c. Đơn vị giải mã lệnh và điều khiển...

AMBIENT/ Chủ đề:
  • vi xử lý
  • ngân hàng cây hỏi vi xử lí
  • thanh ghi PC
  • câu hỏi ôn tập vi xử lí
  • cấu trúc vi xử lí
  • cách làm bài vi xử lí

Bình luận(0) Đăng nhập để gửi bình luận!

Đăng nhập để gửi bình luận! Lưu

Nội dung Text: Ngân Hàng đề thi Vi xử lý

  1. NHĐT Vi Xử lí-HỌC VIỆN CÔNG NGHỆ BƯU CHÍNH VIỄN THÔNG TP.HCM Số câu: 533 1. Chip vi điều khiển 8051 được sản xuất lần đầu tiên vào năm nào? Do nhà sản xuất nào chế tạo? a. 1976 – Hãng Intel b. 1976 – Hãng Motorola c. 1980 – Hãng Intel d. 1980 – Hãng Zilog. 2. Mã lệnh từ bộ nhớ chương trình bên ngoài, sau khi được CPU đọc vào sẽ được chứa tại bộ phận nào trong CPU. a.Thanh ghi PC b. Thanh ghi IR c. Đơn vị giải mã lệnh và điều khiển d. ALU. 3. Bộ phận nào trong CPU dùng để lưu giữ địa chỉ của lệnh kế tiếp trong bộ nhớ chương trình mà CPU cần thực hiện. a.Thanh ghi PC b. Thanh ghi IR c. Đơn vị giải mã lệnh và điều khiển d. ALU. 4. Nhiệm vụ của CPU là: a. Điều hành hoạt động của toàn hệ thống theo ý định của người sử dụng thông qua chương trình điều khiển. b. Thi hành chương trình theo vòng kín gọi là chu kỳ lệnh. c. Giao tiếp với cac thiết bị xuất nhập. d. Cả hai câu a và b đều đúng. 5. Mã BCD nén là: a. Kết hợp hai số BCD thành 1 byte. b. Thay 4 bit cao bằng 0H. c. Số BCD dài 1 byte. d. Thay 4 bit thấp bằng 0H. 6. Mã bù 2 của 1 số nhị phân được tạo ra bằng cách: a. Đảo trạng thái tất cả các bit của số nhị phân. b. Cộng thêm 1 vào mã bù 1 c. Cộng thêm 2 vào mã bù 1 d. Lấy bù 1 trừ đi 1 7. Mã bù 1 của 1 số nhị phân được tạo ra bằng cách: a. Đảo trạng thái tất cả các bit của số nhị phân. b. Cộng thêm 1 vào mã bù 1 c. Cộng thêm 2 vào mã bù 1 d. Lấy bù 1 trừ đi 1 8. Giao tiếp song song là phương thức giao tiếp (so sánh với giao tiếp nối tiếp): a. Truyền từ hai bit trở lên, tốc độ truyền chậm, khoảng cách truyền gần. b. Truyền từ hai bit trở lên, tốc độ truyền chậm, khoảng cách truyền xa. c. Truyền từ hai bit trở lên, tốc độ truyền nhanh, khoảng cách truyền gần. d. Truyền từ hai bit trở lên, tốc độ truyền nhanh, khoảng cách truyền xa. 9. Giao tiếp nối tiếp là phương thức giao tiếp (so sánh với giao tiếp song song): VNPT PTIT TP.HỒ CHÍ MINH
  2. NHĐT Vi Xử lí-HỌC VIỆN CÔNG NGHỆ BƯU CHÍNH VIỄN THÔNG TP.HCM a. Truyền từng bit, tốc độ truyền chậm, khoảng cách truyền gần. b. Truyền từng bit, tốc độ truyền chậm, khoảng cách truyền xa. c. Truyền từng bit, tốc độ truyền nhanh, khoảng cách truyền gần. d. Truyền từng bit, tốc độ truyền nhanh, khoảng cách truyền xa. 10. ROM là loại bộ nhớ bán dẫn có đặc tính: a. Cho phép đọc dữ liệu từ ROM, không cho phép ghi dữ liệu vào ROM, mất dữ liệu khi mất nguồn điện. b. Cho phép đọc dữ liệu từ ROM, không cho phép ghi dữ liệu vào ROM, không mất dữ liệu khi mất nguồn điện. c. Cho phép đọc dữ liệu từ ROM, cho phép ghi dữ liệu vào ROM, mất dữ liệu khi mất nguồn điện. d. Cho phép đọc dữ liệu từ ROM, cho phép ghi dữ liệu vào ROM, không mất dữ liệu khi mất nguồn điện. 11. RAM là loại bộ nhớ bán dẫn có đặc tính: a. Cho phép đọc dữ liệu từ RAM, không cho phép ghi dữ liệu vào RAM, mất dữ liệu khi mất nguồn điện. b. Cho phép đọc dữ liệu từ RAM, không cho phép ghi dữ liệu vào RAM, không mất dữ liệu khi mất nguồn điện. c. Cho phép đọc dữ liệu từ RAM, cho phép ghi dữ liệu vào RAM, mất dữ liệu khi mất nguồn điện. d. Cho phép đọc dữ liệu từ RAM, cho phép ghi dữ liệu vào RAM, không mất dữ liệu khi mất nguồn điện. 12. Loại bộ nhớ ROM cho phép ta ghi dữ liệu vào và xoá dữ liệu đi bằng tia cực tím: a. PROM b. MROM c. UV-EPROM d. Flash ROM. 13. Loại bộ nhớ ROM cho phép ta ghi dữ liệu vào và xoá dữ liệu đi bằng tín hiệu điện: a. PROM b. MROM c. UV-EPROM d. Flash ROM 14. Loại bộ nhớ bán dẫn có thể mất dữ liệu ngay khi vẫn còn nguồn điện cung cấp: a. SRAM b. DRAM c. PROM d. MROM. 15. Loại bộ nhớ ROM cho phép ta có thể ghi dữ liệu vào và xoá dữ liệu: a. PROM b. MROM c. EPROM d. Cả ba câu a, b, c đều đúng. 16. Quá trình làm tươi (Refresh) dữ liệu là quá trình cần thiết đối với loại bộ nhớ bán dẫn: a. SRAM b. DRAM c. EEPROM d. Flash ROM. 17. Bộ nhớ bán dẫn 8 bit có mã số 62512 cho biết dung lượng của bộ nhớ này: a. 512 KB b. 512 Kbit c. 62512 Kbit d. 62512 KB 18. Bộ nhớ bán dẫn 8 bit có mã số 62256 cho biết dung lượng của bộ nhớ này: a. 62256 KB b. 62256 Kbit c. 256 Kbit d. 256 KB 19. Bộ nhớ bán dẫn 8 bit có mã số 62128 cho biết dung lượng của bộ nhớ này: a. 62128 KB b. 62128 Kbit c. 128 Kbit d. 128 KB 20. Bộ nhớ bán dẫn 8 bit có mã số 6264 cho biết dung lượng của bộ nhớ này: a. 64 Kbit b. 6264 Kbit c. 6264 KB d. 64 KB 21. Bộ nhớ bán dẫn 8 bit có mã số 6232 cho biết dung lượng của bộ nhớ này: a. 6232 KB b. 32 KB c. 6232 Kbit d. 32 Kbit 22. Bộ nhớ bán dẫn 8 bit có mã số 6116 cho biết dung lượng của bộ nhớ này: a. 6116 KB b. 6116 Kbit c. 16 Kbit d. 16 KB 23. Bộ nhớ bán dẫn 8 bit có mã số 27512 cho biết dung lượng của bộ nhớ này: 512:8=64KB a. 27512 KB b. 64 KB c. 27512 Kbit d. 64 Kbit. VNPT PTIT TP.HỒ CHÍ MINH
  3. NHĐT Vi Xử lí-HỌC VIỆN CÔNG NGHỆ BƯU CHÍNH VIỄN THÔNG TP.HCM 24. Bộ nhớ bán dẫn 8 bit có mã số 27256 cho biết dung lượng của bộ nhớ này: a. 27256 KB b. 32 Kbit c. 32 KB d. 27256 Kbit. 25. Bộ nhớ bán dẫn 8 bit có mã số 27128 cho biết dung lượng của bộ nhớ này: a. 27128 KB b. 27128 Kbit c. 16 Kbit d. 16 KB . 26. Bộ nhớ bán dẫn 8 bit có mã số 2764 cho biết dung lượng của bộ nhớ này: a. 2764 KB b. 2764 Kbit c. 8 KB d. 8 Kbit. 27. Bộ nhớ bán dẫn 8 bit có mã số 2732 cho biết dung lượng của bộ nhớ này: a. 2732 KB b. 4 KB c. 2732 Kbit d. 4 Kbit. 28. Bộ nhớ bán dẫn 8 bit có mã số 2716 cho biết dung lượng của bộ nhớ này: a. 2 KB b. 2716 Kbit c. 2716 KB d. 2 Kbit. 29. Bộ nhớ bán dẫn 8 bit có mã số 6116 cho biết số chân địa chỉ của bộ nhớ này: Dung Luong = 2N a. 9 chân b. 10 chân c. 11 chân d. 12 chân N: so chan dia chi 30. Bộ nhớ bán dẫn 8 bit có mã số 2732 cho biết số chân địa chỉ của bộ nhớ này: a. 9 chân b. 10 chân c. 11 chân d. 12 chân 31. Bộ nhớ bán dẫn 8 bit có mã số 2764 cho biết số chân địa chỉ của bộ nhớ này: a. 13 chân b. 14 chân c. 15 chân d. 16 chân 32. Bộ nhớ bán dẫn 8 bit có mã số 61128 cho biết số chân địa chỉ của bộ nhớ này: a. 13 chân b. 14 chân c. 15 chân d. 16 chân 33. Bộ nhớ bán dẫn 8 bit có mã số 61256 cho biết số chân địa chỉ của bộ nhớ này: a. 13 chân b. 14 chân c. 15 chân d. 16 chân 34. Bộ nhớ bán dẫn 8 bit có mã số 62512 cho biết số chân địa chỉ của bộ nhớ này: a. 13 chân b. 14 chân c. 15 chân d. 16 chân 35. Bộ nhớ bán dẫn 8 bit có mã số 2716 cho biết số chân dữ liệu của bộ nhớ này: a. 8 chân b. 9 chân c. 10 chân d. 11 chân. 36. Bộ nhớ bán dẫn 8 bit có mã số 2732 cho biết số chân dữ liệu của bộ nhớ này: a. 14 chân b. 12 chân c. 10 chân d. 8 chân 37. Bộ nhớ bán dẫn 8 bit có mã số 61128 cho biết số chân dữ liệu của bộ nhớ này: a. 12 chân b. 14 chân c. 8 chân d. 10 chân 38. Bộ nhớ bán dẫn 8 bit có mã số 62512 cho biết số chân dữ liệu của bộ nhớ này: a. 14 chân b. 10 chân c. 8 chân d. 12 chân 39. Trong hệ thống bus của máy tính, loại bus nào là bus 2 chiều: a. Bus dữ liệu b. Bus địa chỉ c. Bus điều khiển d. Cả ba câu a, b, c đều đúng. 40. Trong hệ thống bus của máy tính, bus địa chỉ có chiều di chuyển thông tin địa chỉ đi từ: a. Từ CPU đến bộ nhớ và thiết bị ngoại vi. b. Từ bộ nhớ và thiết bị ngoại vi đến CPU. c. Cả hai câu a và b đều đúng. d. Cả hai câu a và b đều sai. 41. Trong hệ thống bus của máy tính, bus dữ liệu có chiều di chuyển thông tin dữ liệu đi từ: a. Từ CPU đến bộ nhớ và thiết bị ngoại vi. b. Từ bộ nhớ và thiết bị ngoại vi đến CPU. c. Cả hai câu a và b đều đúng. d. Cả hai câu a và b đều sai. 42. Một bộ vi xử lý có 20 đường dây địa chỉ. Cho biết số lượng vị trí nhớ mà bộ vi xử lý đó VNPT PTIT TP.HỒ CHÍ MINH
  4. NHĐT Vi Xử lí-HỌC VIỆN CÔNG NGHỆ BƯU CHÍNH VIỄN THÔNG TP.HCM có khả năng truy xuất: a. 1024 b. 1024 K c. 1024 M d. 1024 G 43. Số lượng bộ đếm/bộ định thời (Timer) có trong chip vi điều khiển 8051 là: a. 1 b. 2 c. 3 d. 4 44. Dung lượng bộ nhớ dữ liệu có trong chip 8051 là: a. 128 byte b. 256 byte c. 8 KB d. 4 KB 45. Dung lượng bộ nhớ chương trình có trong chip 8051 là: a. 128 byte b. 256 byte c. 8 KB d. 4 KB 46. Chip vi điều khiển 8051 có bao nhiêu port xuất nhập dữ liệu: a. 1 b. 2 c. 3 d. 4 47. Dung lượng bộ nhớ chương trình ngoài và bộ nhớ dữ liệu ngoài tối đa mà chip 8051 có khả năng truy xuất là: a. 32 KB b. 64 KB c. 128 KB d. 256 KB. 48. Trong chip vi điều khiển 8051, các port xuất nhập có hai công dụng là: a. P1, P2, P3 b. P0, P1, P2 c. P0, P2, P3 d. P0, P1, P3 49. Trong chip vi điều khiển 8051, port có chức năng xuất nhập cơ bản là: a. P0 b. P1 c. P2 d. P3 50. Khi các port xuất nhập của 8051 đóng vai trò là port xuất nhập dữ liệu thì port nào cần phải có điện trở kéo lên bên ngoài: a. P0 b. P1 c. P2 d. P3 51. Khi chip 8051 sử dụng bộ nhớ bên ngoài thì port nào đóng vai trò là bus địa chỉ byte thấp và bus dữ liệu đa hợp ( AD0.. AD7 ): a. P0 b. P1 c. P2 d. P3 52. Khi chip 8051 sử dụng bộ nhớ bên ngoài thì port nào đóng vai trò là bus địa chỉ byte cao: a. P0 b. P1 c. P2 d. P3 53. Khi chip 8051 sử dụng bộ nhớ bên ngoài hay các chức năng đặc biệt thì port nào đóng vai trò là các tín hiệu điều khiển: a. P0 b. P1 c. P2 d. P3 54. PSEN là tín hiệu điều khiển: a. Cho phép truy xuất (đọc) bộ nhớ chương trình bên ngoài. b. Cho phép truy xuất (sử dụng) bộ nhớ chương trình bên ngoài. c. Cho phép chốt địa chỉ để thực hiện việc giải đa hợp d. Cho phép thiết lập lại trạng thái hoạt động cuả chip 8051. 55. EA là tín hiệu điều khiển: a. Cho phép truy xuất (đọc) bộ nhớ chương trình bên ngoài. b. Cho phép truy xuất (sử dụng) bộ nhớ chương trình bên ngoài. c. Cho phép chốt địa chỉ để thực hiện việc giải đa hợp. d. Cho phép thiết lập lại chế độ hoạt động cuả chip 8051 56. ALE là tín hiệu điều khiển: a. Cho phép truy xuất (đọc) bộ nhớ chương trình bên ngoài. b. Cho phép truy xuất (sử dụng) bộ nhớ chương trình bên ngoài. c. Cho phép chốt địa chỉ để thực hiện việc giải đa hợp. d. Cho phép thiết lập lại chế độ hoạt động cuả chip 8051. 57. RST là tín hiệu điều khiển: VNPT PTIT TP.HỒ CHÍ MINH
  5. NHĐT Vi Xử lí-HỌC VIỆN CÔNG NGHỆ BƯU CHÍNH VIỄN THÔNG TP.HCM a. Cho phép truy xuất (đọc) bộ nhớ chương trình bên ngoài. b. Cho phép truy xuất (sử dụng) bộ nhớ chương trình bên ngoài. c. Cho phép chốt địa chỉ để thực hiện việc giải đa hợp. d. Cho phép thiết lập lại chế độ hoạt động cuả chip 8051. 58. WR là tín hiệu điều khiển: a. Cho phép đọc thông tin từ bộ nhớ dữ liệu ngoài. b. Cho phép ghi thông tin vào bộ nhớ dữ liệu ngoài. c. Cho phép đọc thông tin từ bộ nhớ chương trình ngoài. a. Cho phép ghi thông tin vào bộ nhớ chương trình ngoài. 59. RD là tín hiệu điều khiển: a. Cho phép đọc thông tin từ bộ nhớ dữ liệu ngoài. b. Cho phép ghi thông tin vào bộ nhớ dữ liệu ngoài. c. Cho phép đọc thông tin từ bộ nhớ chương trình ngoài. a. Cho phép ghi thông tin vào bộ nhớ chương trình ngoài. 60. Tần số phổ dụng của thạch anh sử dụng cho hầu hết các chip vi điều khiển họ MCS– 51 là: a. 10 MHZ b. 11 MHZ c. 12 MHZ d. 13 MHZ 61. Chân PSEN của chip 8051 thường đựơc nối với chân nào của bộ nhớ chương trình bên ngoài: a. CS\ b. WR\ c. RD\ d.OE\ 62. Nếu tần số xung clock của mạch dao động trong chip là 12 MHZ thì tần số của tín hiệu tại chân ALE là bao nhiêu: a. 12 MHZ b. 6 MHZ c. 2 MHZ d. 1 MHZ 63. Khi dùng mạch dao động TTL bên ngoài tạo tín hiệu xung clock cho chip 8051 thì tín hiệu xung clock phải được đưa vào chân: a. CS\ b. INT0\ c. XTAL1 d.XTAL2 64. Các dãy thanh ghi (bank) của chip 8051 nằm trong: a. Bộ nhớ chương trình bên trong. b. Bộ nhớ chương trình bên ngoài. c. Bộ nhớ dữ liệu bên trong. d. Bộ nhớ dữ liệu bên ngoài. 65. Không gian bộ nhớ chương trình bên trong của chip 8051 có dung lượng tối đa là: a. 128 byte b. 256 byte c. 4 KB d.8KB 66. Không gian bộ nhớ dữ liệu bên trong của chip 8051 có dung lượng tối đa là: a. 128 byte b. 256 byte c. 4 KB d.8KB 67. Trong không gian bộ nhớ dữ liệu bên trong của chip 8051, các dãy thanh ghi có địa chỉ: a. 00H – 1FH b. 20H – 2FH c. 30H -7FH d. 80H – FFH 68. Trong không gian bộ nhớ dữ liệu bên trong của chip 8051, vùng RAM định địa chỉ bit có địa chỉ: a. 00H – 1FH b. 20H – 2FH c. 30H -7FH d. 80H – FFH 69. Trong không gian bộ nhớ dữ liệu bên trong của chip 8051, vùng RAM đa chức năng có địa chỉ: a. 00H – 1FH b. 20H – 2FH c. 30H -7FH d. 80H – FFH VNPT PTIT TP.HỒ CHÍ MINH
  6. NHĐT Vi Xử lí-HỌC VIỆN CÔNG NGHỆ BƯU CHÍNH VIỄN THÔNG TP.HCM 70. Trong không gian bộ nhớ dữ liệu bên trong của chip 8051, các thanh ghi chức năng đặc biệt (SFR) có địa chỉ: a. 00H – 1FH b. 20H – 2FH c. 30H -7FH d. 80H – FFH 71. Khi thực hiện phép nhân 2 số 8 bit với nhau thì byte cao của kết quả sẽ được chứa trong thanh ghi nào? a. Thanh ghi A b. Thanh ghi B c. Thanh ghi TH1 d. Thanh ghi TL1. 72. Khi thực hiện phép nhân 2 số 8 bit với nhau thì byte thấp của kết quả sẽ được chứa trong thanh ghi nào? a. Thanh ghi A b. Thanh ghi B c.Thanh ghi TH1 d. Thanh ghi TL1. 73. Khi thực hiện phép chia 2 số 8 bit với nhau thì thương số của phép chia sẽ được chứa trong thanh ghi nào? a. Thanh ghi SP b. Thanh ghi PSW c. Thanh ghi A d. Thanh ghi B 74. Khi thực hiện phép chia 2 số 8 bit với nhau thì số dư của phép chia sẽ được chứa trong thanh ghi nào? a. Thanh ghi SP b. Thanh ghi PSW c. Thanh ghi A d. Thanh ghi B 75. Khi CPU thực hiện phép tính số học có nhớ thì chip 8051 đặt cờ nào lên mức 1 ? a. Cờ nhớ CY b. Cờ nhớ phụ AC c. Cờ F0 d. Cờ tràn OV 76. Để báo 4 bit thấp của kết quả tính toán thuộc khoảng OH – 9H hay thuộc khoảng AH – FH thì chip 8051 sử dụng cờ nào? a. Cờ nhớ CY b. Cờ nhớ phụ AC c. Cờ F0 d. Cờ tràn OV 77. Để báo kết quả tính toán chứa trong thanh ghi A bằng 0 hay khác 0 thì chip 8051 sử dụng cờ nào? a. Cờ nhớ CY b. Cờ nhớ phụ AC c. Cờ F0 d. Cờ tràn OV 78. Để báo kết quả tính toán của phép toán số học (phép toán có dấu) có nằm trong khoảng từ -127 đến +128 hay không thì chip 8051 sử dụng cờ nào? a. Cờ nhớ CY b. Cờ nhớ phụ AC c. Cờ F0 d. Cờ tràn OV 79. Để báo số chữ số 1 trong thanh ghi A là số chẳn hay lẻ thì chip 8051 sử dụng cờ nào? a. Cờ nhớ CY b. Cờ nhớ phụ AC c. Cờ P d.Cờ tràn OV 80. Để chọn dãy thanh ghi tích cực là dãy 2 thì các bit RS0, RS1 phải có giá trị là bao nhiêu? a. RS0 = 0, RS1 = 0 c. RS0 = 1, RS1 = 0 RS1,RS0 b. RS0 = 0, RS1 = 1 d. RS0 = 1, RS1 = 1 81. Để chọn dãy thanh ghi tích cực là dãy 1 thì các bit RS0, RS1 phải có giá trị là bao nhiêu? a. RS0 = 0, RS1 = 0 c. RS0 = 1, RS1 = 0 b. RS0 = 0, RS1 = 1 d. RS0 = 1, RS1 = 1 82. Để chọn dãy thanh ghi tích cực là dãy 3 thì các bit RS0, RS1 phải có giá trị là bao nhiêu? a. RS0 = 0, RS1 = 0 c. RS0 = 1, RS1 = 0 b. RS0 = 0, RS1 = 1 d. RS0 = 1, RS1 = 1 83. Để chọn dãy thanh ghi tích cực là dãy 0 thì các bit RS0, RS1 phải có giá trị là bao nhiêu? a. RS0 = 0, RS1 = 0 c. RS0 = 1, RS1 = 0 b. RS0 = 0, RS1 = 1 d. RS0 = 1, RS1 = 1 84. Đối với chip 8051 thì vùng nhớ được dùng làm ngăn xếp (stack) được lưu giữ trong: a. Bộ nhớ chương trình bên trong. VNPT PTIT TP.HỒ CHÍ MINH
  7. NHĐT Vi Xử lí-HỌC VIỆN CÔNG NGHỆ BƯU CHÍNH VIỄN THÔNG TP.HCM b. Bộ nhớ chương trình bên ngoài. c. Bộ nhớ dữ liệu bên trong.(ram noi) d. Bộ nhớ dữ liệu bên ngoài. 85. Vùng nhớ được dùng làm ngăn xếp (stack) có địa chỉ kết thúc là: a. 7FH b. FFH c. 2 FH d. 08 H 86. Nếu không khởi động thanh ghi SP thì vùng nhớ của ngăn xếp (stack) có địa chỉ bắt đầu là: a. 80H b. 08H c. 00H d. 30H 87. Nếu thanh ghi SP có giá trị là 5FH thì vùng nhớ của ngăn xếp (stack) có địa chỉ bắt đầu: a. 5EH b. 5FH c. 6OH d. 61H (SP+1) 88. Nếu thanh ghi SP có giá trị là 21H thì vùng nhớ của ngăn xếp (stack) có địa chỉ bắt đầu: a. 20H b. 21H c. 22H d. 23H 89. Nếu thanh ghi SP có giá trị là 59H thì vùng nhớ của ngăn xếp (stack) có địa chỉ bắt đầu: a. 5AH b. 58H c. 5BH d. 59H 90. Nếu người lập trình không khởi động thanh ghi SP thì khi 8051 hoạt động nó sẽ tự động nạp vào trong thanh ghi SP một giá trị là bao nhiêu ? a. 80H b. 08H c. 70H d. 07H 91. Thanh ghi DPTR được dùng để chứa địa chỉ của ô nhớ cần truy xuất thuộc bộ nhớ: a. ROM trong b. ROM ngoài c. RAM trong d. RAM ngoài 92. Thanh ghi DPTR là một thanh ghi: a. 4 bit b. 8 bit c. 16 bit d. 32 bit 93. Chip 8051 có bao nhiêu port xuất nhập dữ liệu dưới dạng song song: a. 1 b. 2 c. 3 d. 4 94. Chân nhận dữ liệu của port nối tiếp: a. TXD b. RXD c. INT0 d. T0 95. Khi bộ định thời trong chip 8051 đóng vai trò là bộ đếm sự kiện (Counter) thì nó sẽ nhận xung nhịp từ chân nào ? a. TXD b. RXD c. INT0 d. T0 96. Chân phát dữ liệu của port nối tiếp: a. TXD b. RXD c. INT0 d. T0 8 97. Để nhận biết có tín hiệu ngắt từ nguồn bên ngoài hay không thì chip 8051 sử dụng chân nào ? a. TXD b. RXD c. INT0 d. T0 98. Thanh ghi điều khiển chế độ hoạt động của bộ định thời trong chip 8051: a. TIMER0 b. TIMER1 c. TMOD d. TCON 99. Thanh ghi điều khiển trạng thái và quá trình hoạt động của bộ định thời trong chip 8051: a. TIMER0 b. TIMER1 c. TMOD d. TCON 100. Ở chế độ nguồn giãm (Power down) thì điện áp chân Vcc của chip 8051 là bao nhiêu volt? a. 2V b. 3V c. 4V d. 5V VNPT PTIT TP.HỒ CHÍ MINH
  8. NHĐT Vi Xử lí-HỌC VIỆN CÔNG NGHỆ BƯU CHÍNH VIỄN THÔNG TP.HCM 101. Ở chế độ nghĩ (Idle) thì điện áp chân Vcc của chip 8051 là bao nhiêu volt? a. 2V b. 3V c. 4V d. 5V 102. Nếu thạch anh dao động gắn bên ngoài chip 8051 có tần số là 12MHz thì một chu kỳ máy dài: a. 12 ìs b. 6 ìs c. 2 ìs d. 1 ìs 103. Lệnh nhảy nào trong số các lệnh sau đây có tầm nhảy đến phải ở trong cùng khối 2KB của bộ nhớ chương trình: a.SJMP b. AJMP c. LJMP d. RJMP. 104. Lệnh nhảy nào trong số các lệnh sau đây có tầm nhảy đến là bất cứ nơi nào trong không gian bộ nhớ chương trình 64KB. a. SJMP b. AJMP c. LJMP d. RJMP 105. Lệnh nhảy nào trong số các lệnh sau đây có tầm nhảy đến là 128 byte trước lệnh và 127 byte sau lệnh: a. SJMP b. AJMP c. LJMP d. RJMP. 106. Lệnh nào trong số các lệnh sau đây là lệnh sai: a. INC A b. DEC A c. INC DPTR d. DEC DPTR 107. Lệnh nhảy đến địa chỉ rel nếu nội dung thanh chứa (thanh ghi A) khác 0: a. JNZ rel b. JZ rel c. JNC rel d. JC rel. 108. Lệnh nhảy đến địa chỉ rel nếu nội dung cờ 0 (cờ zero) bằng 0: a. JNZ rel b. JZ rel c. JNC rel d. JC rel. 109. Lệnh nhảy đến địa chỉ rel nếu nội dung cờ 0 (cờ zero) bằng 1: a. JNZ rel b. JZ rel c. JNC rel d. JC rel. 110. Lệnh nhảy đến địa chỉ rel nếu nội dung thanh chứa (thanh ghi A) bằng 0: a. JNZ rel b. JZ rel c. JNC rel d. JC rel. 111. Lệnh nhảy đến địa chỉ rel nếu nội dung cờ nhớ bằng 0: a. JNZ rel b. JZ rel c. JNC rel d. JC rel 112. Lệnh nhảy đến địa chỉ rel nếu nội dung cờ nhớ khác 0: a. JNZ rel b. JZ rel c. JNC rel d. JC rel 113. Lệnh nào trong số các lệnh sau đây sử dụng kiểu định địa chỉ trực tiếp cho toán hạng nguồn: a. MOV R0, #00H b. MOV 00H, R0 c. MOV R0, 00H d. MOV 00H, @R0 114. Lệnh nào trong số các lệnh sau đây sử dụng kiểu định địa chỉ gián tiếp cho toán hạng nguồn: 9 a. MOV R0, #00H b. MOV 00H, R0 c. MOV R0, 00H d. MOV 00H, @R0 115. Lệnh nào trong số các lệnh sau đây sử dụng kiểu định địa chỉ thanh ghi cho toán hạng nguồn: a. MOV R0, #00H b. MOV 00H, R0 c. MOV R0, 00H d. MOV 00H, @R0 116. Lệnh nào trong số các lệnh sau đây sử dụng kiểu định địa chỉ tức thời cho toán hạng nguồn: a. MOV R0, #00H b. MOV 00H, R0 c. MOV R0, 00H d. MOV 00H, @R0 117. Lệnh nào trong số các lệnh sau đây sử dụng kiểu định địa chỉ tương đối: VNPT PTIT TP.HỒ CHÍ MINH
  9. NHĐT Vi Xử lí-HỌC VIỆN CÔNG NGHỆ BƯU CHÍNH VIỄN THÔNG TP.HCM a. SJMP rel b. ACALL rel c. LCALL rel d. MOV A, @A+DPTR 118. Lệnh nào trong số các lệnh sau đây sử dụng kiểu định địa chỉ tuyệt đối: a. SJMP rel b. ACALL(Ạjump) rel c. LCALL rel d. MOV A, @A+DPTR 119. Lệnh nào trong số các lệnh sau đây sử dụng kiểu định địa chỉ dài: a. SJMP rel b. ACALL rel c. LCALL rel d. MOV A, @A+DPTR 120. Lệnh nào trong số các lệnh sau đây sử dụng kiểu định địa chỉ chỉ số: a. SJMP rel b. ACALL rel c. LCALL rel d. MOV A, @A+DPTR 121. Lệnh nào trong số các lệnh sau đây là lệnh sai: a. MOV A, #05H b. MOV A, #0FFH c. MOV A, #35 d. MOV A, #FF0H 122. Lệnh nào trong số các lệnh sau đây là lệnh sai: a. MOV A, #0FFH b. MOV 255, A c. MOV #255, A d. MOV A, #255 123. Lệnh nào trong số các lệnh sau đây là lệnh sai: a. MOV A, ACC b. MOV A, PSW c. MOV A, TH0 d. MOV A, SBUF 124. Lệnh nào trong số các lệnh sau đây là lệnh sai: a. POP A b. POP DPL c. POP SP d.POP R0 125. Lệnh nào trong số các lệnh sau đây thuộc nhóm lệnh số học của chip 8051: a. INC b. SWAP c. XCH d. CPL 126. Lệnh nào trong số các lệnh sau đây thuộc nhóm lệnh logic của chip 8051: a. INC b. SWAP c. XCH d. CPL 127. Lệnh nào trong số các lệnh sau đây thuộc nhóm lệnh di chuyển dữ liệu của chip 8051: a. INC b. SWAP c. XCH d. CPL 128. Lệnh nào trong số các lệnh sau đây thuộc nhóm lệnh xử lý bit của chip 8051: a. INC b. SWAP c. XCH d. CPL(lay bu) 129. Lệnh nào trong số các lệnh sau đây thuộc nhóm lệnh rẽ nhánh của chip 8051: a. INC b. MOV c. CJNE d. SWAP 130. Lệnh nào trong số các lệnh sau đây là lệnh sai: a. MOV A, #0B0H b. MOV B0H, A c. MOV #0B0H, A d. MOV A, B0H 131. Lệnh di chuyển nội dung của thanh ghi R0 vào thanh ghi A: a. MOV R0, A b. MOV A, R0 c. MOVX A, R0 d. MOV A, @R0 10 132. Lệnh so sánh nội dung của ô nhớ 3FH với nội dung của thanh ghi A và nhảy đến địa chỉ rel nếu nội dung của chúng không bằng nhau: a. CJNE A, #3FH, rel b. CJNE #3FH, A, rel c. CJNE A,3FH, rel d. CJNE 3FH, A, rel 133. Lệnh so sánh nội dung của ô nhớ 00H với một hằng số có giá trị 00H và nhảy đến địa chỉ rel nếu nội dung của chúng không bằng nhau (ở chế độ mặc định): a. CJNE R0, #00H, rel b. CJNE 00H, R0, rel c. CJNE R0, 00H, rel d. CJNE #00H, R0, rel 134. Lệnh giãm nội dung của thanh ghi R0 và nhảy đến địa chỉ rel nếu nội dung của thanh ghi R0 khác 0 (ở chế độ mặc định): a. CJNE R0, #00H, rel b. DJNZ R0, rel VNPT PTIT TP.HỒ CHÍ MINH
  10. NHĐT Vi Xử lí-HỌC VIỆN CÔNG NGHỆ BƯU CHÍNH VIỄN THÔNG TP.HCM c. CJNE R0, 00H, rel d. DJNZ rel, R0 135. Lệnh so sánh nội dung của thanh ghi R0 với một hằng số có giá trị 00H và nhảy đến địa chỉ rel nếu nội dung của chúng không bằng nhau (ở chế độ mặc định): a. CJNE R0, #00H, rel b. CJNE 00H, R0, rel c. CJNE R0, 00H, rel d. CJNE #00H, R0, rel 136. Lệnh cất dữ liệu vào vùng nhớ ngăn xếp (Stack): a. POP b. PUSH c. PULL d. SWAP 137. Lệnh lấy dữ liệu ra từ vùng nhớ ngăn xếp (Stack): a. POP b. PUSH c. PULL d. SWAP 138. Lệnh hoán chuyển nội dung của hai nibble (hai nửa 4 bit) của thanh ghi A: a. POP b. PUSH c. PULL d. SWAP 139. Lệnh di chuyển giá trị 7FH vào ô nhớ có địa chỉ 7FH: a. MOV 7FH, 7FH b. MOV #7FH, #7FH c. MOV 7FH, #7FH d. MOV #7FH, 7FH 140. Cho biết trạng thái các cờ sau khi chip 8051 thực hiện phép toán số học (52H + 12H) a. CY = 0, AC = 0 b. CY = 0, AC = 1 c. CY = 1, AC = 0 d. CY = 1, AC = 1 141. Cho biết trạng thái các cờ sau khi chip 8051 thực hiện phép toán số học (89H + 57H) a. CY = 0, AC = 0 b. CY = 0, AC = 1 c. CY = 1, AC = 0 d. CY = 1, AC = 1 142. Cho biết trạng thái các cờ sau khi chip 8051 thực hiện phép toán số học (C3H + AAH) a. CY = 0, AC = 0 b. CY = 0, AC = 1 c. CY = 1, AC = 0 d. CY = 1, AC = 1 143. Cho biết trạng thái các cờ sau khi chip 8051 thực hiện phép toán số học (C5H + B6H) a. CY = 0, AC = 0 b. CY = 0, AC = 1 c. CY = 1, AC = 0 d. CY = 1, AC = 1 144. Cho biết trạng thái các cờ sau khi chip 8051 thực hiện phép toán số học (00H - 01H) a. CY = 0, AC = 0 b. CY = 0, AC = 1 c. CY = 1, AC = 0 d. CY = 1, AC = 1 145. Cho biết trạng thái các cờ sau khi chip 8051 thực hiện phép toán số học (83H + 49H) a. AC = 0, OV = 0 b. AC = 0, OV = 1 c. AC = 1, OV = 0 d. AC = 1, OV = 1 146. Cho biết trạng thái các cờ sau khi chip 8051 thực hiện phép toán số học (B4H + 8BH) 11 a. AC = 0, OV = 0 b. AC = 0, OV = 1 c. AC = 1, OV = 0 d. AC = 1, OV = 1 147. Cho biết trạng thái các cờ sau khi chip 8051 thực hiện phép toán số học (A7H + 2FH) a. AC = 0, OV = 0 b. AC = 0, OV = 1 c. AC = 1, OV = 0 d. AC = 1, OV = 1 VNPT PTIT TP.HỒ CHÍ MINH
  11. NHĐT Vi Xử lí-HỌC VIỆN CÔNG NGHỆ BƯU CHÍNH VIỄN THÔNG TP.HCM 148. Cho biết trạng thái các cờ sau khi chip 8051 thực hiện phép toán số học (25H + 7DH) a. AC = 0, OV = 0 b. AC = 0, OV = 1 c. AC = 1, OV = 0 d. AC = 1, OV = 1 149. Cho biết trạng thái các cờ sau khi chip 8051 thực hiện phép toán số học (78H + 87H) a. AC = 0, P = 0 b. AC = 0, P = 1 c. AC = 1, P = 0 d. AC = 1, P = 1 150. Cho biết trạng thái các cờ sau khi chip 8051 thực hiện phép toán số học (AAH + BDH) a. AC = 0, P = 0 b. AC = 0, P = 1bn m c. AC = 1, P = 0 d. AC = 1, P = 1 151. Cho biết trạng thái các cờ sau khi chip 8051 thực hiện phép toán số học (FFH + 01H) a. AC = 0, P = 0 b. AC = 0, P = 1 c. AC = 1, P = 0 d. AC = 1, P = 1 152. Cho biết trạng thái các cờ sau khi chip 8051 thực hiện phép toán số học (56H + AAH) a. AC = 0, P = 0 b. AC = 0, P = 1 c. AC = 1, P = 0 d. AC = 1, P = 1 153. Cho biết trạng thái các cờ sau khi chip 8051 thực hiện phép toán số học (22H + B5H) a. OV = 0, CY = 0 b. OV = 0, CY = 1 c. OV = 1, CY = 0 d. OV = 1, CY = 1 154. Cho biết trạng thái các cờ sau khi chip 8051 thực hiện phép toán số học (F7H + C5H) a. OV = 0, CY = 0 b. OV = 0, CY = 1 c. OV = 1, CY = 0 d. OV = 1, CY = 1 155. Cho biết trạng thái các cờ sau khi chip 8051 thực hiện phép toán số học (5FH + 5BH) a. OV = 0, CY = 0 b. OV = 0, CY = 1 c. OV = 1, CY = 0 d. OV = 1, CY = 1 156. Cho biết trạng thái các cờ sau khi chip 8051 thực hiện phép toán số học (C3H + AAH) a. OV = 0, CY = 0 b. OV = 0, CY = 1 c. OV = 1, CY = 0 d. OV = 1, CY = 1 157. Cho biết trạng thái các cờ sau khi chip 8051 thực hiện phép toán số học (53H+12H) a. CY = 0, AC = 0 b. CY = 0, AC = 1 c. CY = 1, AC = 0 d. CY = 1, AC = 1 158. Cho biết trạng thái các cờ sau khi chip 8051 thực hiện phép toán số học (92H+89H) a. CY = 0, AC = 0 b. CY = 0, AC = 1 c. CY = 1, AC = 0 d. CY = 1, AC = 1 159. Cho biết trạng thái các cờ sau khi chip 8051 thực hiện phép toán số học (12H+25H) a. CY = 0, AC = 0 b. CY = 0, AC = 1 c. CY = 1, AC = 0 d. CY = 1, AC = 1 160. Cho biết trạng thái các cờ sau khi chip 8051 thực hiện phép toán số học (24H-89H) a. CY = 0, AC = 0 b. CY = 0, AC = 1 VNPT PTIT TP.HỒ CHÍ MINH
  12. NHĐT Vi Xử lí-HỌC VIỆN CÔNG NGHỆ BƯU CHÍNH VIỄN THÔNG TP.HCM 12 c. CY = 1, AC = 0 d. CY = 1, AC = 1 161. Cho biết trạng thái các cờ sau khi chip 8051 thực hiện phép toán số học (12H+ACH) a. CY = 0, OV = 0 b. CY = 0, OV = 1 c. CY = 1, OV = 0 d. CY = 1, OV = 1 162. Cho biết trạng thái các cờ sau khi chip 8051 thực hiện phép toán số học (56H+6FH) a. CY = 0, OV = 0 b. CY = 0, OV = 1 c. CY = 1, OV = 0 d. CY = 1, OV = 1 163. Cho biết trạng thái các cờ sau khi chip 8051 thực hiện phép toán số học (89H-FEH) a. CY = 0, OV = 0 b. CY = 0, OV = 1 c. CY = 1, OV = 0 d. CY = 1, OV = 1 164. Cho biết trạng thái các cờ sau khi chip 8051 thực hiện phép toán số học (1FH+CDH) a. CY = 0, OV = 0 b. CY = 0, OV = 1 c. CY = 1, OV = 0 d. CY = 1, OV = 1 165. Cho biết trạng thái các cờ sau khi chip 8051 thực hiện phép toán số học (FFH+01H) a. CY = 0, AC = 0 b. CY = 0, AC = 1 c. CY = 1, AC = 0 d. CY = 1, AC = 1 166. Cho biết trạng thái các cờ sau khi chip 8051 thực hiện phép toán số học (56H+9FH) a. CY = 0, AC = 0 b. CY = 0, AC = 1 c. CY = 1, AC = 0 d. CY = 1, AC = 1 167. Cho biết trạng thái các cờ sau khi chip 8051 thực hiện phép toán số học (4DH+B3H) a. CY = 0, AC = 0 b. CY = 0, AC = 1 c. CY = 1, AC = 0 d. CY = 1, AC = 1 168. Cho biết trạng thái các cờ sau khi chip 8051 thực hiện phép toán số học (92H+6EH) a. CY = 0, AC = 0 b. CY = 0, AC = 1 c. CY = 1, AC = 0 d. CY = 1, AC = 1 169. Cho biết trạng thái các cờ sau khi chip 8051 thực hiện phép toán số học (ADH+45H) a. CY = 0, P = 0 b. CY = 0, P = 1 c. CY = 1, P = 0 d. CY = 1, P = 1 170. Cho biết trạng thái các cờ sau khi chip 8051 thực hiện phép toán số học (56H-DAH) a. CY = 0, P = 0 b. CY = 0, P = 1 c. CY = 1, P = 0 d. CY = 1, P = 1 171. Cho biết trạng thái các cờ sau khi chip 8051 thực hiện phép toán số học (69H-96H) a. CY = 0, P = 0 b. CY = 0, P = 1 c. CY = 1, P = 0 d. CY = 1, P = 1 172. Cho biết trạng thái các cờ sau khi chip 8051 thực hiện phép toán số học (12H+FEH) a. CY = 0, P = 0 b. CY = 0, P = 1 c. CY = 1, P = 0 d. CY = 1, P = 1 173. Cho biết trạng thái các cờ sau khi chip 8051 thực hiện phép toán số học (12H-65H) a. AC = 0, OV = 0 b. AC = 0, OV = 1 AC = 1, OV = 1 174. Cho biết trạng thái các cờ sau khi chip 8051 thực hiện phép toán số học (65H+99H) a. AC = 0, OV = 0 b. AC = 0, OV = 1 c. AC = 1, OV = 0 d. AC = 1, OV = 1 175. Cho biết trạng thái các cờ sau khi chip 8051 thực hiện phép toán số học (77H+98H) a. AC = 0, OV = 0 b. AC = 0, OV = 1 VNPT PTIT TP.HỒ CHÍ MINH
  13. NHĐT Vi Xử lí-HỌC VIỆN CÔNG NGHỆ BƯU CHÍNH VIỄN THÔNG TP.HCM 13 c. AC = 1, OV = 0 d. AC = 1, OV = 1 176. Cho biết trạng thái các cờ sau khi chip 8051 thực hiện phép toán số học (92H+89H) a. AC = 0, OV = 0 b. AC = 0, OV = 1 c. AC = 1, OV = 0 d. AC = 1, OV = 1 177. Cho biết trạng thái các cờ sau khi chip 8051 thực hiện phép toán số học (35H-56H) a. AC = 0, P = 0 b. AC = 0, P = 1 c. AC = 1, P = 0 d. AC = 1, P = 1 178. Cho biết trạng thái các cờ sau khi chip 8051 thực hiện phép toán số học (65H+01H) a. AC = 0, P = 0 b. AC = 0, P = 1 c. AC = 1, P = 0 d. AC = 1, P = 1 179. Cho biết trạng thái các cờ sau khi chip 8051 thực hiện phép toán số học (12H+55H) a. AC = 0, P = 0 b. AC = 0, P = 1 c. AC = 1, P = 0 d. AC = 1, P = 1 180. Cho biết trạng thái các cờ sau khi chip 8051 thực hiện phép toán số học (02H-89H) a. AC = 0, P = 0 b. AC = 0, P = 1 c. AC = 1, P = 0 d. AC = 1, P = 1 181. Cho biết trạng thái các cờ sau khi chip 8051 thực hiện phép toán số học (23H+56H) a. AC = 0, OV = 0 b. AC = 0, OV = 1 c. AC = 1, OV = 0 d. AC = 1, OV = 1 182. Cho biết trạng thái các cờ sau khi chip 8051 thực hiện phép toán số học (65H+89H) a. AC = 0, OV = 0 b. AC = 0, OV = 1 c. AC = 1, OV = 0 d. AC = 1, OV = 1 183. Cho biết trạng thái các cờ sau khi chip 8051 thực hiện phép toán số học (13H+45H) a. AC = 0, OV = 0 b. AC = 0, OV = 1 c. AC = 1, OV = 0 d. AC = 1, OV = 1 184. Cho biết trạng thái các cờ sau khi chip 8051 thực hiện phép toán số học (54H+89H) a. AC = 0, CY = 0 b. AC = 0, CY = 1 c. AC = 1, CY = 0 d. AC = 1, CY = 1 185. Cho biết trạng thái các cờ sau khi chip 8051 thực hiện phép toán số học (ADH-8FH) a. OV = 0, AC = 0 b. OV = 0, AC = 1 c. OV = 1, AC = 0 d. OV = 1, AC = 1 186. Cho biết trạng thái các cờ sau khi chip 8051 thực hiện phép toán số học (89H+CBH) a. OV = 0, AC = 0 b. OV = 0, AC = 1 c. OV = 1, AC = 0 d. OV = 1, AC = 1 187. Cho biết trạng thái các cờ sau khi chip 8051 thực hiện phép toán số học (94H+89H) a. OV = 0, AC = 0 b. OV = 0, AC = 1 c. OV = 1, AC = 0 d. OV = 1, AC = 1 188. Cho biết trạng thái các cờ sau khi chip 8051 thực hiện phép toán số học (65H+89H) a. OV = 0, CY = 0 b. OV = 0, CY = 1 c. OV = 1, CY = 0 d. OV = 1, CY = 1 189. Cho biết trạng thái các cờ sau khi chip 8051 thực hiện phép toán số học (DFH-54H) a. OV = 0, P = 0 b. OV = 0, P = 1 c. OV = 1, P = 0 d. OV = 1, P = 1 190. Cho biết trạng thái các cờ sau khi chip 8051 thực hiện phép toán số học (68H-DEH) a. OV = 0, P = 0 b. OV = 0, P = 1 VNPT PTIT TP.HỒ CHÍ MINH
  14. NHĐT Vi Xử lí-HỌC VIỆN CÔNG NGHỆ BƯU CHÍNH VIỄN THÔNG TP.HCM 14 c. OV = 1, P = 0 d. OV = 1, P = 1 191. Cho biết trạng thái các cờ sau khi chip 8051 thực hiện phép toán số học (12H+45H) a. OV = 0, P = 0 b. OV = 0, P = 1 c. OV = 1, P = 0 d. OV = 1, P = 1 192. Cho biết trạng thái các cờ sau khi chip 8051 thực hiện phép toán số học (21H-68H) a. OV = 0, P = 0 b. OV = 0, P = 1 c. OV = 1, P = 0 d. OV = 1, P = 1 193. Cho biết trạng thái các cờ sau khi chip 8051 thực hiện phép toán số học (BCH+AAH) a. CY = 0, P = 0 b. CY = 0, P = 1 c. CY = 1, P = 0 d. CY = 1, P = 1 194. Cho biết trạng thái các cờ sau khi chip 8051 thực hiện phép toán số học (CDH-98H) a. CY = 0, P = 0 b. CY = 0, P = 1 c. CY = 1, P = 0 d. CY = 1, P = 1 195. Cho biết trạng thái các cờ sau khi chip 8051 thực hiện phép toán số học (65H-DCH) a. CY = 0, P = 0 b. CY = 0, P = 1 c. CY = 1, P = 0 d. CY = 1, P = 1 196. Cho biết trạng thái các cờ sau khi chip 8051 thực hiện phép toán số học (FFH+01H) a. CY = 0, P = 0 b. CY = 0, P = 1 c. CY = 1, P = 0 d. CY = 1, P = 1 197. Khả năng fanout của các port 1, 2 và 3 trong chip 8051 là: a. 1 tải TTL b. 2 tải TTL c. 4 tải TTL d. 8 tải TTL 198. Khả năng fanout của các port 0 trong chip 8051 là: a. 1 tải TTL b. 2 tải TTL c. 4 tải TTL d. 8 tải TTL 199. Các cờ được dùng để chỉ thị tình trạng nhớ của CPU: a. Cờ nhớ CF b. Cờ chiều IF c. Cờ tràn OF d. Cờ TFO, TF1 200. Công dụng của thanh ghi SP: a. Chứa địa chỉ của dữ liệu hiện đang ở đỉnh ngăn xếp. b. Chứa địa chỉ của lệnh kế tiếp được thi hành c. Chứa dữ liệu của quá trình tính toán. d. Chỉ vào một địa chỉ trong bộ nhớ. 201. Phương pháp xác định hình thức truy xuất của một toán hạng được gọi là: a. Mode địa chỉ b. Địa chỉ assembler. c. Mã lệnh d. Mã gợi nhớ 202. Một lệnh đầy đủ của ngôn ngữ assembly gồm các phần (xếp theo thứ tự): a. Mã lệnh, nhãn lệnh, toán hạng và ghi chú. b. Nhãn lệnh, toán hạng, mã lệnh và ghi chu. c. Toán hạng, mã lệnh, nhãn lệnh và ghi chú. d. Nhãn lệnh, mã lệnh, toán hạng và ghi chú. 203. Trình biên dịch cho ngôn ngữ Assembler có chức năng: a. Kiểm tra b. Biên dịch từ tập tin nguồn dạng ASCII sang tập tin mã dạng BIN c. Biên dịch từ tập tin nguồn dạng ASCII sang tập tin mã dạng DEC d. Cả hai câu a và b đều đúng. 204. Cho biết cỡ bộ nhớ gọi địa chỉ được của bộ vi xử lý với 12 đường địa chỉ: VNPT PTIT TP.HỒ CHÍ MINH
  15. NHĐT Vi Xử lí-HỌC VIỆN CÔNG NGHỆ BƯU CHÍNH VIỄN THÔNG TP.HCM a. 64KB b. 1MB c. 4KB d. 256KB 15 205. Cho biết cỡ bộ nhớ gọi địa chỉ được của bộ vi xử lý với 16 đường địa chỉ: a. 64KB b. 1MB c. 4KB d. 256KB 206. Cho biết cỡ bộ nhớ gọi địa chỉ được của bộ vi xử lý với 20 đường địa chỉ: a. 64KB b. 1MB c. 4KB d. 256KB 207. Cho biết cỡ bộ nhớ gọi địa chỉ được của bộ vi xử lý với 18 đường địa chỉ: a. 64KB b. 1MB c. 4KB d. 256KB 208. Các cờ được dùng để chỉ thị tình trạng tràn của thanh ghi A là: a. Cờ nhớ CF c. Cờ chiều IF b. Cờ tràn OF d. Cờ TF0, TF1 209. Chức năng của thanh ghi PSW: a. Dùng để lưu giữ thông tin về các trạng thái hoạt động của ALU b. Gĩư địa chỉ của lệnh kế tiếp sẽ thực hiện c. Chứa dữ liệu d. Dùng để đếm 210. Đối với chip 8051, khi reset thì việc thi hành chương trình luôn bắt đầu ở địa chỉ: a. 0000H b. 0030H c. FFFFH d. Cả ba câu a, b, c đều sai 211. Nếu dùng một thiết bị ngoại vi có dung lượng là8 KB thì cần phải truy xuất bao nhiêu đường địa chỉ: a. A0.. A10 b. A0.. A11 c. A0.. A12 d. A0.. A13 212. Nếu dùng một thiết bị ngoại vi có dung lượng là4 KB thì cần phải truy xuất bao nhiêu đường địa chỉ: a. A0.. A10 b. A0.. A11 c. A0.. A12 d. A0.. A13 213. Nếu dùng một thiết bị ngoại vi có dung lượng là2 KB thì cần phải truy xuất bao nhiêu đường địa chỉ: a. A0.. A10 b. A0.. A11 c. A0.. A12 d. A0.. A13 214. Nếu dùng một thiết bị ngoại vi có dung lượng là16 KB thì cần phải truy xuất bao nhiêu đường địa chỉ: a. A0.. A10 b. A0.. A11 c. A0.. A12 d. A0.. A13 215. Công dụng của con trỏ lệnh là: a. Chứa địa chỉ đầu của đoạn ngăn xếp. b. Giữ địa chỉ của lệnh kế tiếp sẽ được thực hiện. c. Trỏ vào 1 địa chỉ trong bộ nhớ. d. Chứa dữ liệu. 216. Kiểu định địa chỉ của chip 8051, trong đó các toán hạng đều là thanh ghi Rn được gọi là: a. Địa chỉ tức thời b. Địa chỉ thanh ghi c. Địa chỉ trực tiếp bộ nhớ d. Địa chỉ tương đối 217. Lệnh sau MOV@DPTR, A sử dụng mode địa chỉ: a. Địa chỉ gián tiếp bộ nhớ b. Địa chỉ thanh ghi c. Địa chỉ tương đối d. Địa chỉ tức thời 218. Lệnh assembly của 8051 “INC A” sẽ cộng thêm 1 vào: VNPT PTIT TP.HỒ CHÍ MINH
  16. NHĐT Vi Xử lí-HỌC VIỆN CÔNG NGHỆ BƯU CHÍNH VIỄN THÔNG TP.HCM a. Thanh ghi tích luỹ A b. Thanh ghi tích luỹ B c. Thanh ghi DPTR c. Thanh ghi IP 219. Lệnh assembly của 8051 “MOV A, B” sẽ: a. Nạp giá trị 0AH vào thanh ghi B 16 b. Nạp giá trị 0BH vào thanh ghi A c. Sao chép nội dung của thanh ghi A vào thanh ghi B d. Sao chép nội dung của thanh ghi B vào thanh ghi A 220. Lệnh assembly của 8051 dùng để copy nội dung của ô nhớ có địa chỉ 85H vào thanh ghi a. a. MOV A, #85H b. MOV #85H, A c. MOV A, 85H d. MOV 85H, A 221. Lệnh assembly của 8051 “MOV DPTR, #1000H” sẽ: a. Nạp giá trị 00H vào thanh ghi DPH và 10H vào thanh ghi DPL b. Nạp giá trị 10H vào thanh ghi DPH và 00H vào thanh ghi DPL c. Sao chép nội dung của thanh ghi DPTR vào ô nhớ có địa chỉ 1000H d. Sao chép nội dung của ô nhớ có địa chỉ 1000H vào thanh ghi DPTR 222. Lệnh đọc bộ nhớ dữ liệu ngoài: a. MOVX A, @DPTR b. MOVX @DPTR, A c. MOV A, DPTR c. MOV @DPTR, A 223. Lệnh ghi ra bộ nhớ dữ liệu ngoài: a. MOVX A, @DPTR b. MOVX @DPTR, A c. MOV A, DPTR c. MOV @DPTR, A 224. Các đường tín hiệu dùng để xác định vị trí của một ô nhớ: a. RD, WR b. Vcc, GND c. D0..D7 d. A0..A15 225. Các đường tính hiệu sau của chip 8051 là loại multiplex: a. P2.[0..7] b. P1.[0..7] c. P0.[0..7] d. Cả hai câu a và c đều đúng 226. Để đặt bit 67H (làm cho bit 67H nhận giá trị 1) ta dùng lệnh: a. SETB 67B b. MOV A, 2CH ORL A, # 80H MOV 2CH, A c. MOV A, #67H d. Cả hai câu a và b đều đúng. 227. Bộ nhớ RAM trên chip 8051 gồm có: a. RAM đa chức năng b. Các dãy thanh ghi c. RAM định địa chỉ bit d. Cả ba câu a, b, c đều đúng. 228. Lệnh MOV A, #0H làm cho cờ: a. CY = 1 b. AC = 0 c. F0 = 1 d. OV = 1 229. Các tín hiệu vào của mạch giải mã địa chỉ gồm có: a. Các đường của P0, P1 b. Các đường của P0, P2 c. Các đường của P3 d. Cả ba câu a, b, c đều đúng VNPT PTIT TP.HỒ CHÍ MINH
  17. NHĐT Vi Xử lí-HỌC VIỆN CÔNG NGHỆ BƯU CHÍNH VIỄN THÔNG TP.HCM 230. Trong mode địa chỉ tức thời có toán hạng là giá trị dữ liệu nằm ở: a. Toán hạng thứ nhất b. Toán hạng thứ hai c. Mã lệnh d. Cả ba câu a, b, c đều đúng 231. Chương trình con là: 17 a. Đoạn chương trình thực hiện 1 công việc và kết thúc bằng lệnh RET b. Đoạn chương trình thực hiện 1 công việc và kết thúc bằng lệnh END c. Có thể được gọi ở nhiều nơi trong chương trình chính d. Cả hai câu a và c đều đúng. 232. Các cờ được dùng để chỉ thị tình tràn của Timer là: a. Cờ tràn OF b. Cờ chiều IF c. Cờ tràn CF d. Cờ TFO, TF1 233. Lệnh MOV A, B dùng: a. Mode địa chỉ thanh ghi b. Mode địa chỉ tức thời c. Mode địa chỉ trực tiếp d. Mode địa chỉ gián tiếp 234. Mạch giải mã địa chỉ là: a. Mạch tính địa chỉ vật lý 20 bit b. Mạch mã hoá dữ liệu BCD ra led 7 đoạn c. Mạch tạo xung chọn chip (CS), xác định vùng địa chỉ bộ nhớ hay ngoại vi trong hệ vi xử lý d. Cả ba câu a, b, c đều đúng. 235. Vi điều khiển 8051 có các port xuất nhập sau: a. P0, P1, P2, P3 b. AD0 .. AD7 c. PSEN d. ALE 236. Cho đoạn mã Assembler sau: MOV A, #55H SUBB A, #56H Kết quả của thanh ghi A là: a. 00H b. FEH c. FFH d. Không xác định 237. Cho đoạn mã Assembler sau: MOV A, #55H LOOP: DEC A JZ LOOP END Kết quả của thanh ghi A là: a. 55H b. 56H c. 54H d. 0H 238. Cho đoạn mã Assembler sau: MOV A, #25H LOOP: DEC A JNZ LOOP END Kết quả của thanh ghi A là: a. 25H b. 26H c. 24H d. 0H 239. Cho đoạn mã Assembler sau: VNPT PTIT TP.HỒ CHÍ MINH
  18. NHĐT Vi Xử lí-HỌC VIỆN CÔNG NGHỆ BƯU CHÍNH VIỄN THÔNG TP.HCM MOV A, #77H MOV B, #07H DIV AB Kết quả của thanh ghi A là: a. 11H b. 12H c. 7H d. 0H 18 240. Cho đoạn mã Assembler sau: MOV A, #77H MOV B, #07H DIV AB Kết quả của thanh ghi B là: a. 11H b. 12H c. 7H d. 0H 241. Cho đoạn mã Assembler sau: MOV A, #0F0H MOV B, #0E2H ORL A, B Kết quả của thanh ghi A là: a. E2H b. F2H c. FFH d.F0H 242. Cho đoạn mã Assembler sau: MOV A, #0F0H MOV B, #0E2H ORL A,B Kết quả của thanh ghi B là: a. E2H b. F2H c. FFH d.F0H 243. Cho đoạn mã Assembler sau: MOV A, #30H MOV R1, #0F0H MOV @R1, A MOV A, @R1 Kết quả của thanh ghi A là: a. 60H b. 06H c. F0H d. 30H 244. Cho đoạn mã Assembler sau: MOV A, #30H MOV R1, #0F0H MOV @R1, A MOV A, @R1 Kết quả của thanh ghi R1 là: a. 60H b. 06H c. F0H d. 30H 245. Cho đoạn mã Assembler sau: MOV A, #22H MOV B, #10H MUL A,B Kết quả của thanh ghi A là: a. 22H b. 10H c. 20H d. 02H 246. Cho đoạn mã Assembler sau: MOV A, #22H VNPT PTIT TP.HỒ CHÍ MINH
  19. NHĐT Vi Xử lí-HỌC VIỆN CÔNG NGHỆ BƯU CHÍNH VIỄN THÔNG TP.HCM MOV B, #10H MUL A,B Kết quả của thanh ghi B là: a. 22H b. 10H c. 20H d. 02H 247. Cho đoạn mã Assembler sau: 19 MOV A, #0H DEC A Kết quả của thanh ghi A là: a. 0H b. 1H c. FFH d. Không xác định 248. Cho đoạn mã Assembler sau: MOV A, #0FFH INC A Kết quả của thanh ghi A là: a. 0H b. FEH c. FFH d. Không xác định 249. Cho đoạn mã Assembler sau: MOV A, #0FFH ADD A, #2H Kết quả của thanh ghi A là: a. 0H b. 1H c. FFH d. Không xác định 250. Cho đoạn mã Assembler sau: MOV P3, #55H CLR P3.2 Kết quả của thanh ghi P3 là: a. 55H b. 56H c. 54H d. 51H 251. Cho đoạn mã Assembler sau: MOV P1, #0FFH CLR P1.0 Kết quả của thanh ghi P1 là: a. 0H b. FEH c. FFH d. Không xác định 252. Cho đoạn mã Assembler sau: MOV P2, #00H CPL P2.1 CPL P2.0 Kết quả của thanh ghi P2 là: a. 5H b. 4H c. 3H d. 1H 253. Cho đoạn mã Assembler sau: MOV A, #0F4H MOV B, #0FH ADD A,B Kết quả của thanh ghi A là: a. 5H b. F4H c. 3H d. FH 254. Cho đoạn mã Assembler sau: MOV A, #0F4H MOV B, #0FH ADD A,B VNPT PTIT TP.HỒ CHÍ MINH
  20. NHĐT Vi Xử lí-HỌC VIỆN CÔNG NGHỆ BƯU CHÍNH VIỄN THÔNG TP.HCM Kết quả của thanh ghi B là: a. 5H b. F4H c. 3H d. FH 255. Cho đoạn mã Assembler sau: MOV P2, #0FFH CPL P2.0 20 Kết quả của thanh ghi P2 là: a. 0H b. FEH c. FFH d. Không xác định 256. Cho đoạn mã Assembler sau: CLR C MOV A, #0FFH MOV B, #05H SUBB A,B Kết quả của thanh ghi A là: a. 4H b. FEH c. FAH d. Không xác định 257. Cho đoạn mã Assembler sau: CLR C MOV A, #0FFH MOV B, #05H SUBB A,B Kết quả của thanh ghi B là: a. 4H b. FEH c. FAH d. 5H 258. Cho đoạn mã Assembler sau: MOV R1, #0F0H MOV @R1, #0FH MOV A, #0F0H ADD A, @R1 Kết quả của thanh ghi A là: a. 0H b. FEH c. FFH d. F0H 259. Cho đoạn mã Assembler sau: MOV R1, #0F0H MOV @R1, #0FH MOV A, #0F0H ADD A, @R1 Kết quả của thanh ghi R1 là: a. 0H b. FEH c. FFH d. F0H 260. Cho đoạn mã Assembler sau: MOV A, #0C3H MOV R0, #0AAH ADD A, R0 Kết quả của thanh ghi A là: a. C3H b. AAH c. 6DH d. 6BH 261. Cho đoạn mã Assembler sau: MOV A, #0C3H MOV R0, #0AAH ADD A, R0 VNPT PTIT TP.HỒ CHÍ MINH
ADSENSE

CÓ THỂ BẠN MUỐN DOWNLOAD

LV.15: Bộ Đồ Án Tốt Nghiệp Chuyên Ngành Cơ Khí 65 tài liệu 2431 lượt tải
  • Ngân hàng đề thi trắc nghiệm môn kỹ thuật vi xử lý

    doc 14 p | 1115 | 301

  • Ngân hàng đề thi môn học Vi xử lý

    pdf 0 p | 359 | 121

  • Ngân hàng trắc nghiệm Vi xử lý 1

    pdf 45 p | 587 | 114

  • Ngân hàng đề thi Cơ sở điều khiển tự động

    pdf 71 p | 425 | 113

  • Ngân hàng đề thi Vi xử lý ngành điện tử viễn thông - 1

    pdf 8 p | 411 | 40

  • Ngân hàng đề thi Vi xử lý ngành điện tử viễn thông - 3

    pdf 8 p | 131 | 22

  • Ngân hàng đề thi Vi xử lý ngành điện tử viễn thông - 2

    pdf 8 p | 94 | 14

Thêm tài liệu vào bộ sưu tập có sẵn: Đồng ý Thêm vào bộ sưu tập mới: *Tên bộ sưu tập Mô Tả: *Từ Khóa: Tạo mới Báo xấu
  • Hãy cho chúng tôi biết lý do bạn muốn thông báo. Chúng tôi sẽ khắc phục vấn đề này trong thời gian ngắn nhất.
  • Không hoạt động
  • Có nội dung khiêu dâm
  • Có nội dung chính trị, phản động.
  • Spam
  • Vi phạm bản quyền.
  • Nội dung không đúng tiêu đề.
Hoặc bạn có thể nhập những lý do khác vào ô bên dưới (100 ký tự): Vui lòng nhập mã xác nhận vào ô bên dưới. Nếu bạn không đọc được, hãy Chọn mã xác nhận khác.. Đồng ý LAVA AANETWORK THÔNG TIN
  • Về chúng tôi
  • Quy định bảo mật
  • Thỏa thuận sử dụng
  • Quy chế hoạt động
TRỢ GIÚP
  • Hướng dẫn sử dụng
  • Upload tài liệu
  • Hỏi và đáp
HỖ TRỢ KHÁCH HÀNG
  • Liên hệ
  • Hỗ trợ trực tuyến
  • Liên hệ quảng cáo
Theo dõi chúng tôi

Chịu trách nhiệm nội dung:

Nguyễn Công Hà - Giám đốc Công ty TNHH TÀI LIỆU TRỰC TUYẾN VI NA

LIÊN HỆ

Địa chỉ: P402, 54A Nơ Trang Long, Phường 14, Q.Bình Thạnh, TP.HCM

Hotline: 093 303 0098

Email: support@tailieu.vn

Giấy phép Mạng Xã Hội số: 670/GP-BTTTT cấp ngày 30/11/2015 Copyright © 2022-2032 TaiLieu.VN. All rights reserved.

Đang xử lý... Đồng bộ tài khoản Login thành công! AMBIENT

Từ khóa » Ngân Hàng đề Thi Kỹ Thuật Vi Xử Lý Ptit