Sơ đồ Chân 89S52. - Tài Liệu Text - 123doc

  1. Trang chủ >
  2. Giáo Dục - Đào Tạo >
  3. Cao đẳng - Đại học >
Sơ đồ chân 89S52.

Bạn đang xem bản rút gọn của tài liệu. Xem và tải ngay bản đầy đủ của tài liệu tại đây (540.37 KB, 19 trang )

Trường Đại Học Công Nghiệp Hà NộiLớp:Sơ đồ trên là sơ đồ bố trí chân của 8052. Ta thấy rằng trong 40 chân thìcó 32 chân dành cho các cổng P0, P1, P2 và P3 với mỗi cổng có 8 chân. Cácchân còn lại được dành cho nguồn VCC, đất GND, các chân dao động XTAL1 vàXTAL2, tái lập RST, cho phép chốt địa chỉ ALE, truy cập được địa chỉ ngồi EA, cho phép cất chương trình PSEN . Trong 8 chân này thì 6 chân VCC , GND,XTAL1, XTAL2, RST và EA được các họ 8031 và 8051 sử dụng. Hay nói cáchkhác là chúng phải được nối để cho hệ thống làm việc mà không cần biết bộ viđiều khiển thuộc họ 8051 hay 8031. Còn hai chân khác là PSEN và ALE đượcsử dụng chủ yếu trong các hệ thống dựa trên 8031. Chức năng các chân nhưsau:-Port 0 (P0.0-P0.7).Port 0 bao gồm 8 chân , ngồi chức năng xuất nhập ra thi Port 0 còn làBus đa hợp địa chỉ và dữ liệu, chức năng địa chỉ sẽ được sử dụng khi AT89S52giao tiếp với các thiết bị ngồi có kiến trúc Bus (8255).-Port 1 (P1.0-P1.7).Chức năng duy nhất của Port 1 là chức năng xuất nhập, Port 1 có thể xuấtnhập theo byte hoặc theo bit giống như là các Port khác của 89S52.Đo và khống chế nhiệt độ5 Trường Đại Học Công Nghiệp Hà NộiLớp:Ngoài ra các chân P1.5, P1.6, P1.7 được dùng để nạp ROM theo tiêuchuẩn ISP, 2 chân P1.0 và P1.1 được dùng cho bộ Timer 2.-Port 2 (P2.0-P2.7).Port 2 cũng là Port đa hợp địa chỉ và dữ liệu .-Port 3 (P3.0-P3.7).Mỗi chân trên Port 3 ngoài chức năng xuất nhập ra còn có một chức năngđặc biệt khác.BitP3.0P3.1P3.2P3.3P3.4P3.5P3.6P3.7TênRXDTXDINT0INT1T0T1WRChức năngDữ liệu nhận cho Port nối tiếpDữ liệu phát cho Port nối tiếpNgắt ngoài 0Ngắt ngoài 1Ngõ vào của Timer/counter 0Ngõ vào của Timer/counter 1Xung nghi bộ nhớ dữ liệuRDngoàiXung đọc bộ nhớ dữ liệungoàiĐo và khống chế nhiệt độ6 Trường Đại Học Công Nghiệp Hà NộiLớp:-PSEN ( Program store enable).PSEN là chân điều khiển cho phép bộ nhớ chương trình mở rộng, đượcnối đến chân OE của một EPROM để cho phép đọc các bytes mã lệnh.- ALE (Addres latch enable).ALE là tín hiệu để chốt địa chỉ vào một thanh nghi bên ngoài trong nửađầu của một chu kỳ bộ nhớ. Sau đó các đường Port 0 dùng để xuất hoặcnhập trong nửa sau của chu kỳ bộ nhớ. Các xung tín hiệu ALE có tốc độbằng 1/6 lần tần số đao động thạch anh và có thể được sử dụng là nguồnxung nhịp cho các hệ thống.-EA (External access).EA thường được mắc lên mức cao (+5V) hoặc mức thấp (GND). Nếu ởmức cao, bộ vi điều khiển thi hành chương trình từ ROM nội. Nếu ở mứcthấp chương trình chỉ được thi hành từ bộ nhớ mở rộng.- RST (Reset).Ngõ vào RST trên chân 9 là ngõ reset của 89S52. Khi tín hiệu này đượcđưa lên mức cao trong ít nhất 2 chu kỳ máy thì các thanh nghi trong viđiều khiển được tải những giá trị thích hợp để khởi động hệ thống.-XTAL1,XTAL2.AT89S52 có một bộ dao động trên chip, nó thường được nối với bộ daođộng thạch anh có tần số lớn nhất là 33MHz, thơng thường là 12MHz.-VCC,GND.+5có dải điện áp từ 4V đến 5.5V.AT89S52 dùng nguồn 1 chiều10k20VVin(VcVin(+)cA)Vref/19 GND2CLK1119DD4.Chip ADC08040DT1D2D310kADC0804 D4DR4CLK5D16150pCS2 in7WF10 RINTDRDĐo và khống chế nhiệt độRGNDPO181716151413121135đến đènLEDsThườngmởSTART7 Trường Đại Học Công Nghiệp Hà NộiĐo và khống chế nhiệt độLớp:8

Xem Thêm

Tài liệu liên quan

  • Bao cao nhit d Bao cao nhit d
    • 19
    • 226
    • 0
  • Giải bài tập dòng điện xoay chiều bằng giản đồ véctơ Giải bài tập dòng điện xoay chiều bằng giản đồ véctơ
    • 11
    • 0
    • 0
Tải bản đầy đủ (.doc) (19 trang)

Tài liệu bạn tìm kiếm đã sẵn sàng tải về

(532 KB) - Bao cao nhit d -19 (trang) Tải bản đầy đủ ngay ×

Từ khóa » Sơ đồ Chân 89s52