Bài 6 : Mạch Khuếch Đại Dùng Transistor Trường (FET) - TaiLieu.VN

OPTADS360 intTypePromotion=1 zunia.vn Tuyển sinh 2024 dành cho Gen-Z zunia.vn zunia.vn tailieu.vn NÂNG CẤP Đăng Nhập | Đăng Ký Chủ đề »
  • Điện tử cơ bản
  • Máy biến áp
  • Điện tử điện lạnh
  • Linh kiện điện tử
  • Mạch điện tử
  • HOT
    • TL.01: Bộ Tiểu Luận Triết Học
    • CEO.27: Bộ Tài Liệu Dành Cho StartUp...
    • FORM.08: Bộ 130+ Biểu Mẫu Thống Kê...
    • CEO.29: Bộ Tài Liệu Hệ Thống Quản Trị...
    • CEO.24: Bộ 240+ Tài Liệu Quản Trị Rủi...
    • FORM.07: Bộ 125+ Biểu Mẫu Báo Cáo...
    • LV.26: Bộ 320 Luận Văn Thạc Sĩ Y...
    • FORM.04: Bộ 240+ Biểu Mẫu Chứng Từ Kế...
    • LV.11: Bộ Luận Văn Tốt Nghiệp Chuyên...
    CMO.03: Bộ Tài Liệu Hệ Thống Quản Trị Marketing...
TUYỂN SINH YOMEDIA ADSENSE Trang Chủ » Kỹ Thuật - Công Nghệ » Điện - Điện tử Bài 6 : Mạch Khuếch Đại Dùng Transistor Trường (FET)

Chia sẻ: Phan Thi Ngoc Giau | Ngày: | Loại File: PDF | Số trang:11

Thêm vào BST Báo xấu 2.010 lượt xem 109 download Download Vui lòng tải xuống để xem tài liệu đầy đủ

Giúp sinh viên bằng thực nghiệm khảo sát các vấn đề chính sau đây : Phần bắt buộc : Vấn đề phân cực DC : Tìm hiểu nguyên tắc khuếch đại của transistor trường (FET), sơ đồ mắc kiểu source chung và đo hệ số khuếch đại của transistor trường Khảo sát mạch khuếch đại AC của transistor trường (FET), sơ đồ mắc kiểu source chung: Xác định Av, Khảo sát đáp ứng tần số của mạch khuếch đại, vai trò của tổng trở vào Zin…. Khảo sát mạch khuếch đại AC sử dụng transistor MOSFET trong các sơ...

AMBIENT/ Chủ đề:
  • Giáo trình điện tử
  • điện tư công suất
  • tài liệu điện công suất
  • hướng dẫn học điện tử
  • ôn tập môn điện tử

Bình luận(0) Đăng nhập để gửi bình luận!

Đăng nhập để gửi bình luận! Lưu

Nội dung Text: Bài 6 : Mạch Khuếch Đại Dùng Transistor Trường (FET)

  1. Bài 6 : Mạch Khuếch Đại Dùng Transistor Trường (FET BÀI 6 : MẠCH KHUẾCH ĐẠI DÙNG TRANSISTOR TRƯỜNG (FET) MỤC ĐÍCH THÍ NGHIỆM Giúp sinh viên bằng thực nghiệm khảo sát các vấn đề chính sau đây : Phần bắt buộc : 1. Vấn đề phân cực DC : Tìm hiểu nguyên tắc khuếch đại của transistor trường (FET), sơ đồ mắc kiểu source chung và đo hệ số khuếch đại của transistor trường 2. Khảo sát mạch khuếch đại AC của transistor trường (FET), sơ đồ mắc kiểu source chung: Xác định Av, Khảo sát đáp ứng tần số của mạch khuếch đại, vai trò của tổng trở vào Zin…. 3. Khảo sát mạch khuếch đại AC sử dụng transistor MOSFET trong các sơ đồ nối kiểu Source chung. 4. Khảo sát mạch đóng mở dùng MOSFET. THIẾT BỊ SỬ DỤNG 1. Bộ thí nghiệm ATS-11 và Module thí nghiệm AM-107. 2. Dao động ký, đồng hồ đo DVM và dây nối. PHẦN I : CƠ SỞ LÝ THUYẾT Phần này nhằm tóm lược những vấn đề lý thuyết thật cần thiết phục vụ cho bài thí nghiệm và các câu hỏi chuẩn bị để sinh viên phải đọc kỹ và trả lời trước ở nhà. I.1. TỔNG QUAN Transistor gồm 2 loại: BJT và FET. - BJT là phần tử được điều khiển bằng dòng điện (iC ∈ iB ), có tổng số trở ngõ vào nhỏ nên có tiếng ồn thường lớn và bất lợi ở các mạch khuếch đại dùng nguồn tín hiệu có tổng trở ra lớn. - FET là phần tử được điều khiển bằng áp (iD ∈ vGS), có tổng trở ngõ vào lớn ( ≈ 100M) nên có tiếng ồn thấp (ivào ≈ 0), thích hợp các tầng khuếch đại tín hiệu nhỏ. Các ưu điểm của FET: - Fet ổn định hơn BJT. - Có kích thước nhỏ hơn BJT nên khả năng thích hợp cao hơn. Nên FET ngày càng được sử dụng rộng rãi. Có nhiều loại FET đóng vai trò quan trọng trong kỹ thuật hiện đại trong đó có hai loại cơ bản sau: - Loại nối : JFET (Junction Field Effect Transistor) : - Loại có cực cửa cách ly: MOSFET (Metal-Oxitde-Semiconductor Field Effect Transistor). Khi nói FET ý chỉ loại JFET.
  2. Bài 6 : Mạch Khuếch Đại Dùng Transistor Trường (FET I.2. PHÂN LOẠI 1. Loại nối ( JFET: Junction Fet): D D G FET P FET N G S S JFET kênh N JFET kênh P Hình 5-1: Ký hiệu JFET 2. Loại có cửa cách điện MOSSFET ( Metal- Oxide-Semiconductor Fet) : gồm 2 loại - MOSFET kênh có sẵn MOSFET kênh có sẵn loại N MOSFET kênh có sẵn loại P Hình 5-2: Ký hiệu MOSFET kênh có sẵn - MOSFET kênh gián đoạn: D D G G S S MOSFET kênh gián đoạn loại P MOSFET kênh gián đoạn loại N Hình 5-3: Ký hiệu MOSFET kênh có sẵn I.3. PHÂN CỰC DC I.3.1 PHÂN CỰC FET: a. Phân cực tự động: Trong thực tế, để tránh dùng 2 nguồn điện thế bất tiện, người ta dùng kiểu phân cực tự động (self- bias) do điện trở Rs trong mạch cực VDD nguồn tạo ra. RD Thật vậy, nối G xuống mass 0v qua điện trở lớn RG = 100K → 1M, thêm Rs ta có mạch sau: F ET N VGS = VG - VS = - ID Rs (1) (VG = 0 do G nối mass) RG RS ⇒ VGS = - Rs ID : gọi là PT đường tự động phân cực cho Fet N VGS 2 và công thức Shockley : ID = IDSS(1- ) (2) 0 Vp Từ (1) và (2) ta suy ra: IDQ (0 < IDQ < IDSS) và VGS (VP < VGS < 0)
  3. Bài 6 : Mạch Khuếch Đại Dùng Transistor Trường (FET PT ngõ ra VDD = ID (Rs + RD) + VDS => VDSQ = VDD - IDQ (Rs + RD) b. Phân cực kiểu cầu phân áp: V DD V DD RD R2 RD Với: RG = R1//R2 FET N FET N VGG = (VDD. R1) /(R1+R2) RGG RS R1 RS VGG Cách xác định Q: Ta có : VGS = VGG –RS.ID (1) ID = IDSS (1-VGS/VP)2 (2) Từ (1) và (2) => IDQ Phương trình ngõ ra : VDD =VDS + ID(RS + RD) (3) => VDSQ I.3.2 PHÂN CỰC MOSFET: a. Phân cực kiểu cầu phân áp: V DD Ta có: RG = R1//R2 , VGG = VDD.R1/(R1+R2) R2 RD Với VGS = VGG – RS ID (1) VGS 2 IG-FET N ID = IDSS (1- ) (Kênh có sẵn) Vp (2) R1 RS k (Kênh gián đoạn) (VGS − Vγ ) 2 ID = 2 VDD = VDS + ID (RS + RD) (3) Từ (1), (2) => VGSQ, IDQ Từ (3) => VDSQ b. Phân cực kiểu hồi tiếp: Ta có: VGS = VDS (1) VGS 2 ID = IDSS (1- ) (Kênh có sẵn) Vp (2) k (Kênh gián đoạn) (VGS − Vγ ) 2 ID = 2 VDD = VDS + ID (RS + RD) (3) Từ (1), (2) (3) => VGSQ; IDQ ; VDSQ
  4. Bài 6 : Mạch Khuếch Đại Dùng Transistor Trường (FET I.3. KHUẾCH ĐẠI AC I.3.1. MẠCH NGUỒN CHUNG (SOURCE) : VDD Zo RD Co VL Zi + Ci ri ri FET N FET N RL RD RL + Vi Vi RG + Cs RG Rs U.Vgs Mạch khuếch đại dùng FET mắc CS Mạch tương đương AC rds ri G D S VL - + + Vgs RG RD RL Vi - Mạch tương đương tín hiệu nhỏ ri :được thêm vào để kiểm soát dòng điện ngõ vào từ nguồn v1. RL : biểu diễn tải được nhìn bởi bộ khuếch đại. Rg, Rd, Rs : cung cấp phân cực DC để FET hoạt động. v gs v V Hệ số khuếch đại : Av = L = L . vi v gs vi RG RD // RL (− μv gs ) vL = v gs = với: .vi và RD // RL + rds RG + ri RG RD // RL => Av = − μ . RD // RL + rds RG + ri Tổng trở vào : Zi = RG vo Tổng trở ra : Z o = = rds // RD io
  5. Bài 6 : Mạch Khuếch Đại Dùng Transistor Trường (FET I.3.2. MẠCH MÁNG CHUNG (DRAIN) : VDD Ci ri ri FET N FET N V V + L L Vi Vi RG RG RS RL RD RL Mạch tương đương AC Mạch khuếch đại dùng FET mắc CD U.Vg rds ri G D S - + + VL Vg RG (Rs//RL)( u+1) Vi Mạch tương đương tín hiệu nhỏ vg vL V Hệ số khuếch đại : Av = = L. vi v g vi ( RS // RL )( μ + 1) RG ( μv g ) vL = vg = với: .vi và ( RS // RL )( μ + 1) + rds RG + ri ( RS // RL )( μ + 1) RG ( μ ).( => Av = ) ( RS // RL )( μ + 1) + rds RG + ri
  6. Bài 6 : Mạch Khuếch Đại Dùng Transistor Trường (FET PHẦN II : TIẾN TRÌNH THÍ NGHIỆM Sau khi đã hiểu kỹ những vấn đề lý thuyết được nhắc lại và nhấn mạnh ở PHẦN I, phần này bao gồm trình tự các bước phải tiến hành tại phòng thí nghiệm. Như vậy, SV cần thực hiện, mắc mạch, đo đạc, hiểu kỹ và ghi nhận kết quả. Sau mỗi bài thí nghiệm, GV hướng dẫn sẽ kiểm tra và đánh giá kết quả thí nghiệm của SV. II.1. TRANSISTOR TRƯỜNG NỐI KIỂU SOURCE CHUNG (Mạch A6-1) II.1.1 KHẢO SÁT DC: II.1.1.A Sơ đồ nối dây : (hình 6-1) ♦ Cấp nguồn ±12V của nguồn DC POWER SUPPLY cho mạch A6-1 ♦ Ngắn mạch mA-kế . Hình 6-1: Phân cực mạch khuếch đại dùng FET (Mạch A6-1B) II.1.1.B Các bước thí nghiệm : 1. Nối J3 , không nối J1, J2 - để nối cực cổng Gate T1 qua trở R3 & P1 xuống đất (không cấp thế nuôi cho cổng của JFET ). Ghi giá trị dòng và thế trên transistor trường : VGS = …………., VDS = …………., ID = ………… được gọi là dòng ………………………… Giải thích đặc điểm khác biệt giữa transistor trường FET (yếu tố điều khiển bằng thế) và transistor lưỡng cực BJT (yếu tố điều khiển bằng dòng). 2. Ngắt J3 , nối J1, J2 để phân cực thế cho cổng của JFET a. Chỉnh biến trở P1 từng bước để có điện áp điều khiển VGS như bảng A6-1. Đo điện áp VDS, tính dòng ID qua FET ghi kết quả vào bảng .
  7. Bài 6 : Mạch Khuếch Đại Dùng Transistor Trường (FET Bảng A6- 1 VGS (V) 1 0,5 0 -0,5 -1V -1,5 -2V -3V -4V -5V VDS (V) ID (mA) b. Biểu diễn trên đồ thị các giá trị đo được giữa dòng ID (trục y) và thế VGS (trục x). Xác định giá trị điện thế nghẽn VP (punch off) = ………………… (V) II.1.2 KHẢO SÁT CHẾ ĐỘ XOAY CHIỀU AC: (Vẫn mạch A6-1) II.1.2.A Sơ đồ nối dây : ♦ Vẫn ngắt J3, nối J1, J2 , để phân cực thế cho cổng của JFET ♦ Chỉnh P2 để dòng qua T1 ~ 1mA II.1.2.B Các bước thí nghiệm : 1. Đo hệ số khuếch đại áp Av, và độ lệch pha ΔΦ: - Dùng thêm tín hiệu từ máy phát tín hiệu Function Generator, và chỉnh máy phát tín hiệu để có: Sóng : Sin , Tần số : 1Khz, VIN(p-p) = 100mV - Nối ngõ ra OUT của máy phát đến ngõ vào IN của mạch. - Dùng dao động ký để quan sát tín hiệu điện áp ngõ vào và ngõ ra. Đo các giá trị VOUT, ΔΦ, tính Av. Ghi kết qủa vào bảng A6-2 Bảng A6-2 Thông số cần đo Trị số điện áp vào VIN (p-p) = 100 mV VOUT VOUT(p-p) Độ lợi điện áp Av = VIN(p-p) Độ lệch pha ΔΦ - Quan sát trên dao động ký và vẽ trên cùng một hệ trục tọa độ dạng tín hiệu điện áp ngõ vào (VIN) và tín hiệu điện áp ngõ ra (VOUT)
  8. Bài 6 : Mạch Khuếch Đại Dùng Transistor Trường (FET - Dựa vào trạng thái hoạt động của transistor trường FET nối kiểu Source chung ở bảng A6-2, nêu nhận xét về các đặc trưng của mạch khuếch đại (về hệ số khuếch đại áp Av, độ lệch pha ΔΦ) .................................................................................................................................... .................................................................................................................................... .................................................................................................................................... 2. Khảo sát ảnh hưởng tổng trở vào của mạch khuếch đại: - Đổi chế độ máy phát sóng Sin. Giữ nguyên biên độ tín hiệu vào tại lối vào IN(A)/ A6-1 : VIN1 =100mV - Sau đó tháo dây tín hiệu khỏi chân IN, đo biên độ tín hiệu từ lối ra máy phát xung (không tải) . VIN2 = …………… - So sánh biên độ xung trong hai trường hợp, tính sự mất mát biên độ (%) do ảnh hưởng điện trở vào của sơ đồ. ΔV (%) = …………………… 3. Khảo sát đáp ứng tần số: - Giữ cố định biên độ điện áp tín hiệu vào VIN (pp) = 100mV. Thay đổi tần số máy phát sóng từ cực tiểu đến cực đại (bằng cách chỉnh Range). Đo biên độ đỉnh - đỉnh VOUT(pp) tại ngõ ra, ghi nhận vào Bảng A6-3. Tính Av. Bảng A6-3 Tần số máy phát f [KHz] Biên độ VOUT (p-p) Av - Vẽ biểu đồ Boode thể hiện quan hệ Biên độ Av – Tần số f theo Bảng A6-3 |AV | f (Hz) O Nhận xét về đáp ứng băng thông của mạch khuếch đại dùng FET. So sánh với BJT? .................................................................................................................................... .................................................................................................................................... ....................................................................................................................................
  9. Bài 6 : Mạch Khuếch Đại Dùng Transistor Trường (FET II.2. MẠCH KHUẾCH ĐẠI DÙNG MOSFET (Mạch A6-2) II.2.1 MẠCH SOURCE CHUNG (CS) : II.2.1.A Sơ đồ nối dây : (Hình 6-2) ♦ Cấp nguồn +12V cho mạch A6-2 ♦ Ngắn mạch mA –kế. Hình 6-2: Khuếch đại MOSFET kiểu Sourse chung (Mạch A6-2) II.2.1.B Các bước thí nghiệm : 1. Ghi giá trị dòng ban đầu qua T1: VR3 = …………., ID = …………….. 2. Dùng thêm tín hiệu từ máy phát tín hiệu Function Generator, và chỉnh máy phát tín hiệu để có: Sóng : Sin , Tần số : 1Khz, VIN(p-p) = 100mV - Nối ngõ ra OUT của máy phát đến ngõ vào IN của mạch. - Dùng dao động ký để quan sát tín hiệu điện áp ngõ vào và ngõ ra. Đo các giá trị VOUT, ΔΦ, tính Av. Ghi kết qủa vào bảng A6-4 Bảng A6-4 Thông số cần đo Trị số điện áp vào VIN (p-p) = 100 mV VOUT Độ lợi điện áp Av Độ lệch pha ΔΦ - Quan sát trên dao động ký và vẽ trên cùng một hệ trục tọa độ dạng tín hiệu điện áp ngõ vào (VIN) và tín hiệu điện áp ngõ ra (VOUT)
  10. Bài 6 : Mạch Khuếch Đại Dùng Transistor Trường (FET - Dựa vào trạng thái hoạt động của MOSFET nối kiểu Source chung ở bảng A6-4, nêu nhận xét về các đặc trưng của mạch khuếch đại (về hệ số khuếch đại áp Av, độ lệch pha ΔΦ) .................................................................................................................................... .................................................................................................................................... II.3. MẠCH ĐÓNG MỞ DÙNG MOSFET (Mạch A63) II.3.1. Sơ đồ nối dây : (Hình 6-3) ♦ Cấp nguồn +12V cho mạch A6-3 Hình 6-3: Mạch đóng mở dùng MOSFET (Mạch A6-3) II.3.2. Các bước thí nghiệm : - Lần lượt ngắn mạch các J theo yêu cầu trong bảng A 6-5, để khảo sát mạch đóng mở dùng BJT (T1) và FET (T2), xác định trạng thái các LED và dòng IB trong mỗi trường hợp.
  11. Bài 6 : Mạch Khuếch Đại Dùng Transistor Trường (FET Bảng A6-4 STT J1 J2 J3 J4 J5 J6 TRẠNG THÁI LED Dòng IB 1 1 1 1 1 1 1 2 1 1 1 3 1 1 1 4 - Trên cơ sở đó so sánh vai trò đóng mở của BJT và MOSFET. .................................................................................................................................... .................................................................................................................................... .................................................................................................................................... ....................................................................................................................................
ADSENSE

CÓ THỂ BẠN MUỐN DOWNLOAD

LV.15: Bộ Đồ Án Tốt Nghiệp Chuyên Ngành Cơ Khí 65 tài liệu 2431 lượt tải
  • Bài giảng điện tử cơ bản - Chương 6

    ppt 17 p | 293 | 67

  • Bài giảng Điện tử căn bản - Bài 6: Transistor hiệu ứng trường

    pdf 16 p | 275 | 66

  • Chương 6: KHUẾCH ĐẠI TRUNG TẦN (IF) VÀ CÁC BỘ LỌC IF

    doc 11 p | 253 | 51

  • GIÁO TRÌNH THỰC TẬP ĐIỆN TỬ & KỸ THUẬT SỐ 2 - Bài 11

    pdf 11 p | 190 | 40

  • Báo cáo thí nghiệm điện tử tương tự-Bài 6 : Mạch Khuếch Đại Dùng Transistor Trường (FET)

    pdf 8 p | 281 | 31

  • Chương 6: Các dạng liên kết của BJT và FET Chương 6 CÁC DẠNG LIÊN KẾT CỦA BJT

    pdf 20 p | 206 | 24

  • Bài giảng - Chương 6: CÁC DẠNG LIÊN KẾT CỦA BJT VÀ FET

    doc 19 p | 110 | 22

  • BÀI TẬP ÔN TẬP KIỂM TRA GIỮA HỌC KỲ MÔN HỌC: DỤNG CỤ BÁN DẪN HỌC KỲ 1 – NĂM HỌC 2012-2013

    pdf 4 p | 295 | 19

Thêm tài liệu vào bộ sưu tập có sẵn: Đồng ý Thêm vào bộ sưu tập mới: *Tên bộ sưu tập Mô Tả: *Từ Khóa: Tạo mới Báo xấu
  • Hãy cho chúng tôi biết lý do bạn muốn thông báo. Chúng tôi sẽ khắc phục vấn đề này trong thời gian ngắn nhất.
  • Không hoạt động
  • Có nội dung khiêu dâm
  • Có nội dung chính trị, phản động.
  • Spam
  • Vi phạm bản quyền.
  • Nội dung không đúng tiêu đề.
Hoặc bạn có thể nhập những lý do khác vào ô bên dưới (100 ký tự): Vui lòng nhập mã xác nhận vào ô bên dưới. Nếu bạn không đọc được, hãy Chọn mã xác nhận khác.. Đồng ý LAVA AANETWORK THÔNG TIN
  • Về chúng tôi
  • Quy định bảo mật
  • Thỏa thuận sử dụng
  • Quy chế hoạt động
TRỢ GIÚP
  • Hướng dẫn sử dụng
  • Upload tài liệu
  • Hỏi và đáp
HỖ TRỢ KHÁCH HÀNG
  • Liên hệ
  • Hỗ trợ trực tuyến
  • Liên hệ quảng cáo
Theo dõi chúng tôi

Chịu trách nhiệm nội dung:

Nguyễn Công Hà - Giám đốc Công ty TNHH TÀI LIỆU TRỰC TUYẾN VI NA

LIÊN HỆ

Địa chỉ: P402, 54A Nơ Trang Long, Phường 14, Q.Bình Thạnh, TP.HCM

Hotline: 093 303 0098

Email: support@tailieu.vn

Giấy phép Mạng Xã Hội số: 670/GP-BTTTT cấp ngày 30/11/2015 Copyright © 2022-2032 TaiLieu.VN. All rights reserved.

Đang xử lý... Đồng bộ tài khoản Login thành công! AMBIENT

Từ khóa » Sơ đồ Mạch Jfet